講演名 | 2002/11/21 DOCSIS1.1対応ケーブルモデム開発 : MAC Upstreamハードウェアの誤り検出符号生成アーキテクチャ検討 石井 竜次, 熊澤 町也, 福岡 俊彦, 千田 浩之, 鎌田 剛弘, |
---|---|
PDFダウンロードページ | PDFダウンロードページへ |
抄録(和) | 今回、DOCSIS1.1でMAC(Media Access Control)レイヤのFrame Formatとして規定されている誤り検出符号を、Frame送信処理の一過程で生成するMAC Upstreamハードウェアの誤り検出符号生成アーキテクチャについて検討した。DCSIS1.1で新たに規定されたFragment送信、複数のSID処理に対応し、メモリを使用せずに全ての誤り検出符号を生成出来るBlock構成を実現した。且つBlockの共有化を行い、大幅な回路規模の削減を達成した。本論文では、上記MAC Upstreamハードウェアの誤り検出符号生成アーキテクチャの詳細及び効果について報告する。 |
抄録(英) | We investigated the architecture of MAC (Media Access Control) upstream hardware for the generation of all kinds of error detection codes, which are specified as the part of Frame Format in MAC layer by DOCSIS 1.1. The feature of this architecture is that code generation can be achieved on the process of Frame transmission operation, even when the transmission is carried out with fragmented frames or with plural SIDs, to include no memory and share the circuits for common calculating operations. This paper reports the details and effects of this architecture which realized large scale reduction of the circuits. |
キーワード(和) | ケーブルモデム / DOCSIS / Upstream / HCS / CRC / Fragment |
キーワード(英) | Cable Modem / DOCSIS / Upstream / HCS / CRC / Fragment |
資料番号 | VLD2002-106 |
発行日 |
研究会情報 | |
研究会 | VLD |
---|---|
開催期間 | 2002/11/21(から1日開催) |
開催地(和) | |
開催地(英) | |
テーマ(和) | |
テーマ(英) | |
委員長氏名(和) | |
委員長氏名(英) | |
副委員長氏名(和) | |
副委員長氏名(英) | |
幹事氏名(和) | |
幹事氏名(英) | |
幹事補佐氏名(和) | |
幹事補佐氏名(英) |
講演論文情報詳細 | |
申込み研究会 | VLSI Design Technologies (VLD) |
---|---|
本文の言語 | JPN |
タイトル(和) | DOCSIS1.1対応ケーブルモデム開発 : MAC Upstreamハードウェアの誤り検出符号生成アーキテクチャ検討 |
サブタイトル(和) | |
タイトル(英) | Development of Cable Modem based on DOCSIS 1.1 : Investigation of architecture for error detection code generation in MAC Upstream Operation |
サブタイトル(和) | |
キーワード(1)(和/英) | ケーブルモデム / Cable Modem |
キーワード(2)(和/英) | DOCSIS / DOCSIS |
キーワード(3)(和/英) | Upstream / Upstream |
キーワード(4)(和/英) | HCS / HCS |
キーワード(5)(和/英) | CRC / CRC |
キーワード(6)(和/英) | Fragment / Fragment |
第 1 著者 氏名(和/英) | 石井 竜次 / Tatsuji Ishii |
第 1 著者 所属(和/英) | 松下電器産業(株)半導体社 開発本部 CEシステムLSI開発センター CE System LSI Development Center, Corporate Semiconductor Development Division, Matsushita Electric Industrial Co., Ltd. |
第 2 著者 氏名(和/英) | 熊澤 町也 / Machiya Kumazawa |
第 2 著者 所属(和/英) | 松下電器産業(株)半導体社 開発本部 CEシステムLSI開発センター CE System LSI Development Center, Corporate Semiconductor Development Division, Matsushita Electric Industrial Co., Ltd. |
第 3 著者 氏名(和/英) | 福岡 俊彦 / Toshihiko Fukuoka |
第 3 著者 所属(和/英) | 松下電器産業(株)半導体社 開発本部 CEシステムLSI開発センター CE System LSI Development Center, Corporate Semiconductor Development Division, Matsushita Electric Industrial Co., Ltd. |
第 4 著者 氏名(和/英) | 千田 浩之 / Hiroyuki Senda |
第 4 著者 所属(和/英) | 松下電器産業(株)半導体社 開発本部 CEシステムLSI開発センター CE System LSI Development Center, Corporate Semiconductor Development Division, Matsushita Electric Industrial Co., Ltd. |
第 5 著者 氏名(和/英) | 鎌田 剛弘 / Takehiro Kamada |
第 5 著者 所属(和/英) | 松下電器産業(株)半導体社 開発本部 CEシステムLSI開発センター CE System LSI Development Center, Corporate Semiconductor Development Division, Matsushita Electric Industrial Co., Ltd. |
発表年月日 | 2002/11/21 |
資料番号 | VLD2002-106 |
巻番号(vol) | vol.102 |
号番号(no) | 476 |
ページ範囲 | pp.- |
ページ数 | 6 |
発行日 |