講演名 | 2002/11/21 自己再構成機能をもつ非同期式LSIの回路高速化の検討 小西 隆介, 伊藤 秀之, 中田 広, 名古屋 彰, |
---|---|
PDFダウンロードページ | PDFダウンロードページへ |
抄録(和) | デバイス上に構成される回路自らが動的再構成を行えるプラスティックセルアーキテクチャ(PCA)に基づく非同期式LSIの開発を進めている.PCAでは,構成データの転送と回路モジュール間の動的な通信を,デバイス内のメッシュ網を通じてパイプライン的に行う.再構成オーバヘッドを抑えアーキテクチャの能力をより引き出すためには,そのスループットが重要である.本稿では,PCA LSIの現状の設計を踏襲しながら,PCAの規則性を生かして非同期パイプラインのスループットを改善する方法を示す.またPCAのもつスケーラビリティが生かされるよう,チップ間通信で発生するボトルネックを緩和する方法を検討する. |
抄録(英) | We are furthering development of asynchronous LSI based on the Plastic Cell Architecture (PCA), which enables the dynamic reconfiguration by circuits programmed on the device. PCA transfers configuration data of the circuits through pipelines over an on-chip mesh network. Flexible communications among the dynamically allocated circuits are also realized through the pipeline. To minimize reconfiguration time and to bring out the capability of this architecture more, the throughput of the pipeline should be improved. In this paper, we show an improved construction of the pipeline in accord with the regularity of PCA. To reinforce this scheme and the scalability of PCA, we also consider the technique that reduces communication overhead between PCA chips. |
キーワード(和) | 非同期式回路 / VLSI設計 / 動的再構成 / PCA |
キーワード(英) | Asynchronous Circuits / VLSI Design / Dynamic Reconfiguration / PCA |
資料番号 | VLD2002-104 |
発行日 |
研究会情報 | |
研究会 | VLD |
---|---|
開催期間 | 2002/11/21(から1日開催) |
開催地(和) | |
開催地(英) | |
テーマ(和) | |
テーマ(英) | |
委員長氏名(和) | |
委員長氏名(英) | |
副委員長氏名(和) | |
副委員長氏名(英) | |
幹事氏名(和) | |
幹事氏名(英) | |
幹事補佐氏名(和) | |
幹事補佐氏名(英) |
講演論文情報詳細 | |
申込み研究会 | VLSI Design Technologies (VLD) |
---|---|
本文の言語 | JPN |
タイトル(和) | 自己再構成機能をもつ非同期式LSIの回路高速化の検討 |
サブタイトル(和) | |
タイトル(英) | A Study on the Circuit Implementation of an Asynchronous LSI with a Self-Reconfiguration Feature |
サブタイトル(和) | |
キーワード(1)(和/英) | 非同期式回路 / Asynchronous Circuits |
キーワード(2)(和/英) | VLSI設計 / VLSI Design |
キーワード(3)(和/英) | 動的再構成 / Dynamic Reconfiguration |
キーワード(4)(和/英) | PCA / PCA |
第 1 著者 氏名(和/英) | 小西 隆介 / Ryusuke KONISHI |
第 1 著者 所属(和/英) | NTT未来ねっと研究所 NTT Network Innovation Laboratories |
第 2 著者 氏名(和/英) | 伊藤 秀之 / Hideyuki ITO |
第 2 著者 所属(和/英) | NTT未来ねっと研究所 NTT Network Innovation Laboratories |
第 3 著者 氏名(和/英) | 中田 広 / Hiroshi NAKADA |
第 3 著者 所属(和/英) | NTT未来ねっと研究所 NTT Network Innovation Laboratories |
第 4 著者 氏名(和/英) | 名古屋 彰 / Akira NAGOYA |
第 4 著者 所属(和/英) | NTT未来ねっと研究所 NTT Network Innovation Laboratories |
発表年月日 | 2002/11/21 |
資料番号 | VLD2002-104 |
巻番号(vol) | vol.102 |
号番号(no) | 476 |
ページ範囲 | pp.- |
ページ数 | 6 |
発行日 |