講演名 2002/6/22
ASIP設計自動化のためのアーキテクチャ記述共通化の提案 : プロセッサ記述およびコンパイラ・リターゲットに必要な記述の統合
引地 信之, 小林 真輔, 三田 健太朗, 武内 良典, 今井 正治,
PDFダウンロードページ PDFダウンロードページへ
抄録(和) 本稿では,組込みシステム設計のために使用可能と考えられるコンパイラ・リターデット・システムをいくつか取り上げ,特徴比較を行った.その後,ASIP開発環境ASIPMeister(PEAS-III)で使用さむているプロセッサ記述を用いて,GCCを対象としたリターゲッタブル・コンパイラ生成が可能かどうか検討し,GCCを用いたコンパイラ生成システムの試作を行なった.検討,試作結果より,ASIPMeister(PEAS-III)で使用されているプロセッサ記述は,特定のシステムに依存しておらず,本記述を用いることで,リターゲッタブル・コンパイラ生成システムを構築可能であることが知られた.このコンパイラ生成系はKTLにて開発中である.
抄録(英) In this paper, several retargetable compiler systems for embedded systems design are selected and discussed with comparison. And, the processor description is used as input both for ASIP development system, ASIPMeister (PEAS-III), and for the retargetable compiler generator. We considered and made a prototype whether the retargetable compiler generator generates GCC as its output. As a result, we could find that the processor description does not depend a particular system, and it's possible to construct the retargetable compiler generator by using such a processor description which is used for ASIPMeister (PEAS-III). We now continue to develop the compiler generator at KTL, for the future release of more stable one.
キーワード(和) ASIP / コンパイラ生成系 / プロセッサ記述 / マシン記述
キーワード(英) ASIP / Compiler Generator / Processor Architecture Description / Machine Description
資料番号 VLD2002-60
発行日

研究会情報
研究会 VLD
開催期間 2002/6/22(から1日開催)
開催地(和)
開催地(英)
テーマ(和)
テーマ(英)
委員長氏名(和)
委員長氏名(英)
副委員長氏名(和)
副委員長氏名(英)
幹事氏名(和)
幹事氏名(英)
幹事補佐氏名(和)
幹事補佐氏名(英)

講演論文情報詳細
申込み研究会 VLSI Design Technologies (VLD)
本文の言語 JPN
タイトル(和) ASIP設計自動化のためのアーキテクチャ記述共通化の提案 : プロセッサ記述およびコンパイラ・リターゲットに必要な記述の統合
サブタイトル(和)
タイトル(英) Proposal of Common Processor Architecture Description for ASIP Design Automation : Integration of Processor and Machine Description for Retargetable Compiler
サブタイトル(和)
キーワード(1)(和/英) ASIP / ASIP
キーワード(2)(和/英) コンパイラ生成系 / Compiler Generator
キーワード(3)(和/英) プロセッサ記述 / Processor Architecture Description
キーワード(4)(和/英) マシン記述 / Machine Description
第 1 著者 氏名(和/英) 引地 信之 / Nobuyuki HIKICHI
第 1 著者 所属(和/英) SRA先端技術研究所
SRA Key Technolkogy Laboratory, Inc.
第 2 著者 氏名(和/英) 小林 真輔 / Shinsuke KOBAYASHI
第 2 著者 所属(和/英) 大阪大学 大学院 基礎工学研究科
Graduate School of Engineering Science, Osaka University
第 3 著者 氏名(和/英) 三田 健太朗 / Kentaro MIATA
第 3 著者 所属(和/英) 大阪大学 大学院 基礎工学研究科
Graduate School of Engineering Science, Osaka University
第 4 著者 氏名(和/英) 武内 良典 / Yoshinori TAKEUCHI
第 4 著者 所属(和/英) 大阪大学 大学院 情報科学研究科
Graduate School of Information Science and Technology, Osaka University
第 5 著者 氏名(和/英) 今井 正治 / Masaharu IMAI
第 5 著者 所属(和/英) 大阪大学 大学院 情報科学研究科
Graduate School of Information Science and Technology, Osaka University
発表年月日 2002/6/22
資料番号 VLD2002-60
巻番号(vol) vol.102
号番号(no) 166
ページ範囲 pp.-
ページ数 6
発行日