講演名 2002/6/22
FPGA/DSPによる協調処理環境の構築
林 悠平, 岩谷 祐一, 田中 康一郎, 佐藤 寿倫, 有田 五次郎,
PDFダウンロードページ PDFダウンロードページへ
抄録(和) LSIの大規模化に伴い、その開発検証に必要な時間は今後さらに増加すると予想される。そのため、これからのハードウェアプラットフォームにはある程度の仕様変更に対応できるフレキシビリティを持つことが必要である。そこで我々は新しいリコンフィギュラブルアーキテクチャの研究を行うために、プロトタイプハードウェアとしてFPGAとDSPを搭載したRYUOHを開発した。本稿では、このRYUOH上に構築した協調処理環境について述べる。また、RYUOHの評価を行うためにFPGAとDSPにJPEGエンコーダを実装した。その結果、アプリケーション実行時におけるFPGA-DSP間のデータ転送速度は、非同期インタフェースでは7.68MB/s、同期インタフェースでは42.6MB/sであることを確認した。
抄録(英) This paper reports the processing environment on RYUOH, which is an original hardware platform for studying reconfigurable computing, and its evaluation result by the JPEG encoder. As density of LSI circuits increases, the time required for their development and verification also increases. LSIs including a high flexibility will solve the problem. RYUOH consists of an FPGA, a DSP and a DIMM. In order to evaluate RYUOH, JPEG encoder is implemented in each device. As a result, the bandwidths between FPGA and DSP are 7.68MB/s with asynchronous interface and 42.6MB/s with synchronous interface, when the JPEG encoder is running on RYUOH.
キーワード(和) リコンフィギュラブルコンピューティング / 協調処理 / FPGA / DSP
キーワード(英) Reconfigurable Computing / Cooperative Processing / FPGA / DSP
資料番号 VLD2002-59
発行日

研究会情報
研究会 VLD
開催期間 2002/6/22(から1日開催)
開催地(和)
開催地(英)
テーマ(和)
テーマ(英)
委員長氏名(和)
委員長氏名(英)
副委員長氏名(和)
副委員長氏名(英)
幹事氏名(和)
幹事氏名(英)
幹事補佐氏名(和)
幹事補佐氏名(英)

講演論文情報詳細
申込み研究会 VLSI Design Technologies (VLD)
本文の言語 JPN
タイトル(和) FPGA/DSPによる協調処理環境の構築
サブタイトル(和)
タイトル(英) Construction of Processing Environment with FPGAs and DSPs
サブタイトル(和)
キーワード(1)(和/英) リコンフィギュラブルコンピューティング / Reconfigurable Computing
キーワード(2)(和/英) 協調処理 / Cooperative Processing
キーワード(3)(和/英) FPGA / FPGA
キーワード(4)(和/英) DSP / DSP
第 1 著者 氏名(和/英) 林 悠平 / Yuhei HAYASHI
第 1 著者 所属(和/英) 九州工業大学 情報工学部知能情報工学科
Department of Artifical Intelligence, Kyushu Institute of Technology
第 2 著者 氏名(和/英) 岩谷 祐一 / Yuichi IWAYA
第 2 著者 所属(和/英) 九州工業大学 情報工学部知能情報工学科
Department of Artifical Intelligence, Kyushu Institute of Technology
第 3 著者 氏名(和/英) 田中 康一郎 / Koichiro TANAKA
第 3 著者 所属(和/英) 九州工業大学 マイクロ化総合技術センター
Center for Microelectronic Systems, Kyushu Institute of Technology
第 4 著者 氏名(和/英) 佐藤 寿倫 / Toshinori SATO
第 4 著者 所属(和/英) 九州工業大学 情報工学部知能情報工学科:九州工業大学 マイクロ化総合技術センター
Department of Artifical Intelligence, Kyushu Institute of Technology:Center for Microelectronic Systems, Kyushu Institute of Technology
第 5 著者 氏名(和/英) 有田 五次郎 / Itsujiro ARITA
第 5 著者 所属(和/英) 九州工業大学 情報工学部知能情報工学科
Department of Artifical Intelligence, Kyushu Institute of Technology
発表年月日 2002/6/22
資料番号 VLD2002-59
巻番号(vol) vol.102
号番号(no) 166
ページ範囲 pp.-
ページ数 6
発行日