講演名 2004/9/3
A0.9V 1.5mW Continuous-Time ΔΣ Modulator for W-CDMA
上野 武司, 板倉 哲朗,
PDFダウンロードページ PDFダウンロードページへ
抄録(和)
抄録(英) This paper describes a second-order continuous-time ΔΣ modulator for a W-CDMA receiver, which operates at a supply voltage of 0.9 V, the lowest so far reported for W-CDMA. Inverter-based balanced OTAs without using differential pair are proposed for a low-voltage operation. Circuit parameters are optimized by system simulations. The modulator was implemented in a 0.13-μm CMOS technology. It consumes only 1.5 mW. The measured SNDR is 50.9 dB over a bandwidth of 1.92MHz.
キーワード(和)
キーワード(英) continuous-time ΔΣ / OTA / low-voltage / W-CDMA
資料番号 ICD2004-97
発行日

研究会情報
研究会 ICD
開催期間 2004/9/3(から1日開催)
開催地(和)
開催地(英)
テーマ(和)
テーマ(英)
委員長氏名(和)
委員長氏名(英)
副委員長氏名(和)
副委員長氏名(英)
幹事氏名(和)
幹事氏名(英)
幹事補佐氏名(和)
幹事補佐氏名(英)

講演論文情報詳細
申込み研究会 Integrated Circuits and Devices (ICD)
本文の言語 ENG
タイトル(和)
サブタイトル(和)
タイトル(英) A0.9V 1.5mW Continuous-Time ΔΣ Modulator for W-CDMA
サブタイトル(和)
キーワード(1)(和/英) / continuous-time ΔΣ
第 1 著者 氏名(和/英) 上野 武司 / Takeshi UENO
第 1 著者 所属(和/英) (株)東芝研究開発センター
Corporate Research and Development Center, Toshiba Corporation
第 2 著者 氏名(和/英) 板倉 哲朗 / Tetsuro ITAKURA
第 2 著者 所属(和/英) (株)東芝研究開発センター
Corporate Research and Development Center, Toshiba Corporation
発表年月日 2004/9/3
資料番号 ICD2004-97
巻番号(vol) vol.104
号番号(no) 288
ページ範囲 pp.-
ページ数 6
発行日