講演名 2004/4/16
相補形TMR/トランジスタネットワークを活用した低消費電力ロジックインメモリVLSI(新メモリ技術,メモリ応用技術,一般)
望月 明, 木村 啓明, 羽生 貴弘,
PDFダウンロードページ PDFダウンロードページへ
抄録(和) MRAMに用いられるトンネル磁気抵抗効果(TMR)素子が可変抵抗素子と見なせることに着目し,これをトランジスタと直並列接続することで,記憶機能と論理機能をコンパクトに一体化させる新しいロジック回路,すなわちロジックインメモリ回路が構成できることを示す.また,相補形ダイナミック論理を活用することで,微小な入力振幅時においても高速化かつ低電力化が達成できることを明らかにしする.さらに本回路構成に基づき細粒度パイプラインのSAD演算器を実現する場合,同等機能のCMOS実現と比較して高性能化が達成できることを述べる.
抄録(英) A logic-in-memory architecture using tunneling magnetoresistive(TMR) devices is proposed to realize a low-power fine-grain arithmetic VLSI. Since the TMR device can be regarded as a variable resistor with non-volatile storage capability, the logic function can be realized by series and parallel connection of the TMR devices and transistors. Moreover, the use of the complementary dynamic logic style makes it possible to perform the high-speed and low-power operations. A design example of a fine-grain arithmetic circuit, such as an SAD unit, is discussed, and its advantage is demonstrated.
キーワード(和) MRAM / TMR素子 / 相補形ダイナミック論理 / 差動対回路 / SAD演算
キーワード(英) MRAM / TMR / complementary dynamic logic / differential-pair circuit / sum of absolute differ ences (SAD)
資料番号 ICD2004-12
発行日

研究会情報
研究会 ICD
開催期間 2004/4/16(から1日開催)
開催地(和)
開催地(英)
テーマ(和)
テーマ(英)
委員長氏名(和)
委員長氏名(英)
副委員長氏名(和)
副委員長氏名(英)
幹事氏名(和)
幹事氏名(英)
幹事補佐氏名(和)
幹事補佐氏名(英)

講演論文情報詳細
申込み研究会 Integrated Circuits and Devices (ICD)
本文の言語 JPN
タイトル(和) 相補形TMR/トランジスタネットワークを活用した低消費電力ロジックインメモリVLSI(新メモリ技術,メモリ応用技術,一般)
サブタイトル(和)
タイトル(英) Low-Power Logic-in-Memory VLSI Using a Complementary TMR/Transistor Network
サブタイトル(和)
キーワード(1)(和/英) MRAM / MRAM
キーワード(2)(和/英) TMR素子 / TMR
キーワード(3)(和/英) 相補形ダイナミック論理 / complementary dynamic logic
キーワード(4)(和/英) 差動対回路 / differential-pair circuit
キーワード(5)(和/英) SAD演算 / sum of absolute differ ences (SAD)
第 1 著者 氏名(和/英) 望月 明 / Akira MOCHIZUKI
第 1 著者 所属(和/英) 東北大学電気通信研究所
Research Institute of Electrical Communication, Tohoku University
第 2 著者 氏名(和/英) 木村 啓明 / Hiromitsu KIMURA
第 2 著者 所属(和/英) 東北大学大学院情報科学研究科
Graduate School of Information Sciences, Tohoku University
第 3 著者 氏名(和/英) 羽生 貴弘 / Takahiro HANYU
第 3 著者 所属(和/英) 東北大学電気通信研究所
Research Institute of Electrical Communication, Tohoku University
発表年月日 2004/4/16
資料番号 ICD2004-12
巻番号(vol) vol.104
号番号(no) 24
ページ範囲 pp.-
ページ数 6
発行日