講演名 2004/4/16
パイプラインド階層検索とシフト冗長技術を用いた4.5MbダイナミックTCAMの開発(新メモリ技術,メモリ応用技術,一般)
伊賀上 太, 野田 英行, 井上 一成, 黒岩 政行, 天羽生 淳, 蜂須賀 敦, / 小出 哲士, 添田 真也, 堂阪 勝己, 有本 和民,
PDFダウンロードページ PDFダウンロードページへ
抄録(和) ernary CAM(TCAM)はネットワークルータ等に組み込まれて、アドレス検索あるいはパケットフィルタリングのような機能を実現するために重要になっている。しかし、従来のTCAMにおいては、(1)チップサイズが大きい、(2)消費電力が大きい、(3)TCAMに適した冗長技術が困難なことによる歩留りの低下といった3つの解決すべき問題があった。本論文ではこれらの問題を解決する技術として、パイプラインド階層検索とシフト冗長技術を用いた新規なダイナミックTCAMを提案する。
抄録(英) Ternary CAMs (TCAMs) are becoming increasingly important for realizing networking applications such as address classification or packet filtering. Unfortunately, conventional static TCAMs have three critical problems to be solved, such as (i) large chip size, (ii) much power dissipation, (iii) low yield caused by the lack of an efficient redundancy technique. In this paper, we propose a novel dynamic TCAM (DTCAM) with pipelined hierarchical searching (PHS) and shift redundancy architecture which significantly advances the state-of-the-art.
キーワード(和) Ternary CAM / ダイナミック / パイプラインド階層検索 / 冗長回路
キーワード(英) Ternary CAM / dynamic / pipelined hierarchical searching / redundancy circuit
資料番号 ICD2004-7
発行日

研究会情報
研究会 ICD
開催期間 2004/4/16(から1日開催)
開催地(和)
開催地(英)
テーマ(和)
テーマ(英)
委員長氏名(和)
委員長氏名(英)
副委員長氏名(和)
副委員長氏名(英)
幹事氏名(和)
幹事氏名(英)
幹事補佐氏名(和)
幹事補佐氏名(英)

講演論文情報詳細
申込み研究会 Integrated Circuits and Devices (ICD)
本文の言語 JPN
タイトル(和) パイプラインド階層検索とシフト冗長技術を用いた4.5MbダイナミックTCAMの開発(新メモリ技術,メモリ応用技術,一般)
サブタイトル(和)
タイトル(英) A 4.5Mb Dynamic TCAM with Pipelined Hierarchical Searching and Shift Redundancy Architecture
サブタイトル(和)
キーワード(1)(和/英) Ternary CAM / Ternary CAM
キーワード(2)(和/英) ダイナミック / dynamic
キーワード(3)(和/英) パイプラインド階層検索 / pipelined hierarchical searching
キーワード(4)(和/英) 冗長回路 / redundancy circuit
第 1 著者 氏名(和/英) 伊賀上 太 / Futoshi IGAUE
第 1 著者 所属(和/英) 株式会社ルネサスデバイスデザイン
Renesas Device Design Corporation
第 2 著者 氏名(和/英) 野田 英行 / Hideyuki NODA
第 2 著者 所属(和/英) 株式会社ルネサステクノロジ
Renesas Technology Corporation
第 3 著者 氏名(和/英) 井上 一成 / Kazunari INOUE
第 3 著者 所属(和/英) 株式会社ルネサステクノロジ
Renesas Technology Corporation
第 4 著者 氏名(和/英) 黒岩 政行 / Masayuki KUROIWA
第 4 著者 所属(和/英) 株式会社ルネサスデバイスデザイン
Renesas Device Design Corporation
第 5 著者 氏名(和/英) 天羽生 淳 / Atsushi AMO
第 5 著者 所属(和/英) 株式会社ルネサステクノロジ
Renesas Technology Corporation
第 6 著者 氏名(和/英) 蜂須賀 敦 / Atsushi HACHISUKA
第 6 著者 所属(和/英) 株式会社ルネサステクノロジ
Renesas Technology Corporation
第 7 著者 氏名(和/英) / 小出 哲士 / Hans Jurgen Mattausch
第 7 著者 所属(和/英) 広島大学ナノデバイス・システム研究センター
Research center for Nanodevices and systems, Hiroshima University
第 8 著者 氏名(和/英) 添田 真也 / Tetsushi KOIDE
第 8 著者 所属(和/英) 広島大学ナノデバイス・システム研究センター
Research center for Nanodevices and systems, Hiroshima University
第 9 著者 氏名(和/英) 堂阪 勝己 / Shinya SOEDA
第 9 著者 所属(和/英) 株式会社ルネサステクノロジ
Renesas Technology Corporation
第 10 著者 氏名(和/英) 有本 和民 / Katsumi DOSAKA
第 10 著者 所属(和/英) 株式会社ルネサステクノロジ
Renesas Technology Corporation
発表年月日 2004/4/16
資料番号 ICD2004-7
巻番号(vol) vol.104
号番号(no) 24
ページ範囲 pp.-
ページ数 6
発行日