講演名 | 2004/7/7 2周波対応GPS受信機フロントエンドチップの研究(アナログ・ディジアナ・センサ,通信用LSI) 春岡 正起, 洞木 吉博, 松岡 俊匡, 谷口 研二, |
---|---|
PDFダウンロードページ | PDFダウンロードページへ |
抄録(和) | L1/L2の2つの周波数帯の信号を同時に受信可能な2周波型GPS受信機フロントエンドチップを0.25μmCMOSプロセスを用いて設計と試作を行った.LNAの入力インピーダンス整合とPLLループフィルタ用の受動部品を除いて,GPSフロントエンドに必要な機能をすべて1チップ化した.ハートレ- (Hartley)型のイメージリジェクト構成とし,L1/L2の2周波帯でRFブロックを共有化している.ダウンコンバータの最大の電圧利得は85dB,利得の可変範囲は65dB,NFは8dB,イメージリジェクト比は32dBであった.実装面積は3.16mm×3.16mmであり,電源電圧2.5Vで消費電流35mAであった. |
抄録(英) | A front-end chip for GPS dual-band receiver is integrated in a 0.25μm CMOS technology. The integrated receiver requires only a couple of external passive components for the input matching network and PLL loop filter. The receiver is an extension of the hartley architecture and shares RF block with L1/L2. Maximam conversion gain is 85dB, noise figure is 8dB and image-rejection ratio is 32dB. The receiver has a chip area of 3.16mm × 3.16mm, and consumes 35mA from a 2.5V supply. |
キーワード(和) | 2周波対応GPS受信機 / L1/L2 / LNA / イメージリジェクトミキサ |
キーワード(英) | Dual-band GPS Receiver / L1/L2 / LNA / Image-rejection mixer |
資料番号 | ICD2004-58 |
発行日 |
研究会情報 | |
研究会 | ICD |
---|---|
開催期間 | 2004/7/7(から1日開催) |
開催地(和) | |
開催地(英) | |
テーマ(和) | |
テーマ(英) | |
委員長氏名(和) | |
委員長氏名(英) | |
副委員長氏名(和) | |
副委員長氏名(英) | |
幹事氏名(和) | |
幹事氏名(英) | |
幹事補佐氏名(和) | |
幹事補佐氏名(英) |
講演論文情報詳細 | |
申込み研究会 | Integrated Circuits and Devices (ICD) |
---|---|
本文の言語 | JPN |
タイトル(和) | 2周波対応GPS受信機フロントエンドチップの研究(アナログ・ディジアナ・センサ,通信用LSI) |
サブタイトル(和) | |
タイトル(英) | A Study on a Front-end Chip for GPS Dual-band Receiver |
サブタイトル(和) | |
キーワード(1)(和/英) | 2周波対応GPS受信機 / Dual-band GPS Receiver |
キーワード(2)(和/英) | L1/L2 / L1/L2 |
キーワード(3)(和/英) | LNA / LNA |
キーワード(4)(和/英) | イメージリジェクトミキサ / Image-rejection mixer |
第 1 著者 氏名(和/英) | 春岡 正起 / MASAKI HARUOKA |
第 1 著者 所属(和/英) | 大阪大学大学院工学研究科:古野電気株式会社技術研究所 Department of Electronics and Information Systems, Graduate School of Engineering, Osaka University:FURUNO ELECTRIC CO., LTD |
第 2 著者 氏名(和/英) | 洞木 吉博 / YOSHIHIRO UTSUROGI |
第 2 著者 所属(和/英) | 大阪大学大学院工学研究科 Department of Electronics and Information Systems, Graduate School of Engineering, Osaka University |
第 3 著者 氏名(和/英) | 松岡 俊匡 / TOSHIMASA MATSUOKA |
第 3 著者 所属(和/英) | 大阪大学大学院工学研究科 Department of Electronics and Information Systems, Graduate School of Engineering, Osaka University |
第 4 著者 氏名(和/英) | 谷口 研二 / KENJI TANIGUCHI |
第 4 著者 所属(和/英) | 大阪大学大学院工学研究科 Department of Electronics and Information Systems, Graduate School of Engineering, Osaka University |
発表年月日 | 2004/7/7 |
資料番号 | ICD2004-58 |
巻番号(vol) | vol.104 |
号番号(no) | 175 |
ページ範囲 | pp.- |
ページ数 | 6 |
発行日 |