講演名 2003/5/21
組み込み向けシングルチップ・マルチプロセッサ(VSLI一般(ISSCC'03関連特集))
佐藤 昌之, 近藤 弘郁, 桝井 規雄, 石見 幸一, 金子 智, 伊藤 輝之, 奥村 直人, 高田 由香里, 樋口 崇, 石川 直, 岩田 俊一, 清水 徹,
PDFダウンロードページ PDFダウンロードページへ
抄録(和) 組み込み用途向けシングルチップ・マルチプロセッサを開発した。2個のM23Rコアと512KバイトのSRAM,周辺回路をワンチップに集積し,0.15μmプロセスで製造した。電源電圧1.5V,周波数600MHzで動作する。対称型マルチプロセッシング(SMP)で,MESIプロトコルによるキャッシュコヒーレンシ機能を持つ。パイプライン化された共有バスは,4.8Gbytes/secの高いバンド幅を実現した。マルチプロセッサモード時の消費電力は800mW (600MHz動作時,1.5V)であり,スタンバイ電力は1.5mW (1.5V時)である。組み込み用途向けに求められる,高い性能と低消費電力を両立した。
抄録(英) A 600MHz single-chip multiprocessor, which includes two M32R 32-bit CPU cores, 512-Kbyte shared SRAM and peripherals, is fabricated usign 0.15um CMOS process for embedded systems. This multiprocessor is based on symmetric multiprocessing (SMP), and supports modified -exclusive -shared -invalid (MEST) cache coherency protocol. The internal shared pipelined bus has low latency and large bandwidth (4.8-G byte/sec). The multiprocessor dissipates 800mW at 1.5V 600MHz multiprocessor mode. Standby power dissipation is less than 1.5mW at 1.5V. So the multiprocessor achieves higher performance and lower power consumption.
キーワード(和) シングルチップ・マルチプロセッサ / SMP / MESI / 組み込み用途 / 低消費電力
キーワード(英) single-chip multiprocessor / SMP / embedded / Low power
資料番号 ICD2003-20
発行日

研究会情報
研究会 ICD
開催期間 2003/5/21(から1日開催)
開催地(和)
開催地(英)
テーマ(和)
テーマ(英)
委員長氏名(和)
委員長氏名(英)
副委員長氏名(和)
副委員長氏名(英)
幹事氏名(和)
幹事氏名(英)
幹事補佐氏名(和)
幹事補佐氏名(英)

講演論文情報詳細
申込み研究会 Integrated Circuits and Devices (ICD)
本文の言語 JPN
タイトル(和) 組み込み向けシングルチップ・マルチプロセッサ(VSLI一般(ISSCC'03関連特集))
サブタイトル(和)
タイトル(英) An Embedded Single-Chip Multiprocessor
サブタイトル(和)
キーワード(1)(和/英) シングルチップ・マルチプロセッサ / single-chip multiprocessor
キーワード(2)(和/英) SMP / SMP
キーワード(3)(和/英) MESI / embedded
キーワード(4)(和/英) 組み込み用途 / Low power
キーワード(5)(和/英) 低消費電力
第 1 著者 氏名(和/英) 佐藤 昌之 / Masayuki SATO
第 1 著者 所属(和/英) 株式会社ルネサステクノロジシステムコア技術統括部
System Core Technology Div., Renesas Technology Corp.
第 2 著者 氏名(和/英) 近藤 弘郁 / Hiroyuki KONDO
第 2 著者 所属(和/英) 株式会社ルネサステクノロジシステムコア技術統括部
System Core Technology Div., Renesas Technology Corp.
第 3 著者 氏名(和/英) 桝井 規雄 / Norio MASUI
第 3 著者 所属(和/英) 株式会社ルネサステクノロジシステムコア技術統括部
System Core Technology Div., Renesas Technology Corp.
第 4 著者 氏名(和/英) 石見 幸一 / Koichi ISHIMI
第 4 著者 所属(和/英) 株式会社ルネサステクノロジシステムコア技術統括部
System Core Technology Div., Renesas Technology Corp.
第 5 著者 氏名(和/英) 金子 智 / Satoshi KANEKO
第 5 著者 所属(和/英) 株式会社ルネサステクノロジシステムコア技術統括部
System Core Technology Div., Renesas Technology Corp.
第 6 著者 氏名(和/英) 伊藤 輝之 / Teruyuki ITOH
第 6 著者 所属(和/英) 株式会社ルネサステクノロジシステムコア技術統括部
System Core Technology Div., Renesas Technology Corp.
第 7 著者 氏名(和/英) 奥村 直人 / Naoto OKUMURA
第 7 著者 所属(和/英) 株式会社ルネサステクノロジシステムコア技術統括部
System Core Technology Div., Renesas Technology Corp.
第 8 著者 氏名(和/英) 高田 由香里 / Yukari TAKATA
第 8 著者 所属(和/英) 株式会社ルネサステクノロジシステムコア技術統括部
System Core Technology Div., Renesas Technology Corp.
第 9 著者 氏名(和/英) 樋口 崇 / Takashi HIGUCHI
第 9 著者 所属(和/英) 株式会社ルネサステクノロジシステムコア技術統括部
System Core Technology Div., Renesas Technology Corp.
第 10 著者 氏名(和/英) 石川 直 / Naoshi ISHIKAWA
第 10 著者 所属(和/英) 株式会社ルネサステクノロジシステムコア技術統括部
System Core Technology Div., Renesas Technology Corp.
第 11 著者 氏名(和/英) 岩田 俊一 / Syunichi IWATA
第 11 著者 所属(和/英) 株式会社ルネサステクノロジシステムコア技術統括部
System Core Technology Div., Renesas Technology Corp.
第 12 著者 氏名(和/英) 清水 徹 / Toru SHIMIZU
第 12 著者 所属(和/英) 株式会社ルネサステクノロジシステムコア技術統括部
System Core Technology Div., Renesas Technology Corp.
発表年月日 2003/5/21
資料番号 ICD2003-20
巻番号(vol) vol.103
号番号(no) 88
ページ範囲 pp.-
ページ数 6
発行日