講演名 2003/5/21
10Gbpsx4-channel CMOSパラレルインターフェース(VSLI一般(ISSCC'03関連特集))
松原 聡, 田村 泰孝, 高内 英規, 木船 雅也, 土肥 義康, 千葉 孝也, 安佛 英明, 山口 久勝, 森 俊彦, 高津 求, 後藤 公太郎, 酒井 敏昭, 山村 毅,
PDFダウンロードページ PDFダウンロードページへ
抄録(和) 1.2V 単一電源で動作する4チャネルの10Gb/s CMOSパラレルインターフェースを開発した。複数のチャネルに低ジッタで高精度のデータサンプリングクロックを分配するために、LC共振を利用したアナログPLLとPhase-InterpolatorベースのCPU (Clock Recovery Unit)からなるDual Loop PLLを採用した。これによりマルチチャネル化を実現することができた。トランシーバ1対あたりの消費電力は310mWである。0.11μ標準CMOSプロセスを用いて、1チップ上に2セットの10Gbps x4パラレルインターフェースを試作し、SONET OC-192のjitter toleranceを満たす10Gb/sデータ転送を確認した。
抄録(英) A 1.2V single power supply 4-channels 10Gb./s I/O transceiver has been developed using 0.11um standard CMOS technology. Dual Loop PLL which consists of LC PLL and Phase-Interpolator provides low jitter and high accuracy data sampling clocks and make it easy to achieve multi channel transceiver. It consumes 310mW per channel. We designed parallel interface test chip and confirmed a 10Gb/s x4 channel data transfer and SONET OC-192 jitter tolerance compliance.
キーワード(和) LC PLL / Phase-Interpolator / マルチチャネル / Cual Loop PLL
キーワード(英) LC PLL / Phase-Interpolator / multi-channel / Dual Loop PLL
資料番号 ICD2003-15
発行日

研究会情報
研究会 ICD
開催期間 2003/5/21(から1日開催)
開催地(和)
開催地(英)
テーマ(和)
テーマ(英)
委員長氏名(和)
委員長氏名(英)
副委員長氏名(和)
副委員長氏名(英)
幹事氏名(和)
幹事氏名(英)
幹事補佐氏名(和)
幹事補佐氏名(英)

講演論文情報詳細
申込み研究会 Integrated Circuits and Devices (ICD)
本文の言語 JPN
タイトル(和) 10Gbpsx4-channel CMOSパラレルインターフェース(VSLI一般(ISSCC'03関連特集))
サブタイトル(和)
タイトル(英) A CMOS multi-channel 10-Gb/s Transceiver
サブタイトル(和)
キーワード(1)(和/英) LC PLL / LC PLL
キーワード(2)(和/英) Phase-Interpolator / Phase-Interpolator
キーワード(3)(和/英) マルチチャネル / multi-channel
キーワード(4)(和/英) Cual Loop PLL / Dual Loop PLL
第 1 著者 氏名(和/英) 松原 聡 / Satoshi Matsubara
第 1 著者 所属(和/英) 富士通LSIソリューション株式会社
Fujitsu LSI Solution LTD.
第 2 著者 氏名(和/英) 田村 泰孝 / Hirotaka Tamura
第 2 著者 所属(和/英) 株式会社富士通研究所
Fujitsu Laboratories LTD.
第 3 著者 氏名(和/英) 高内 英規 / Hideki Takauchi
第 3 著者 所属(和/英) 株式会社富士通研究所
Fujitsu Laboratories LTD.
第 4 著者 氏名(和/英) 木船 雅也 / Masaya Kibune
第 4 著者 所属(和/英) 株式会社富士通研究所
Fujitsu Laboratories LTD.
第 5 著者 氏名(和/英) 土肥 義康 / Yoshiyasu Doi
第 5 著者 所属(和/英) 株式会社富士通研究所
Fujitsu Laboratories LTD.
第 6 著者 氏名(和/英) 千葉 孝也 / Takaya Chiba
第 6 著者 所属(和/英) 富士通東日本デジタル・テクノロジ株式会社
Fujitsu Higashi-Nihon Digital Technologies
第 7 著者 氏名(和/英) 安佛 英明 / Hideaki Anbutsu
第 7 著者 所属(和/英) 株式会社富士通研究所
Fujitsu Laboratories LTD.
第 8 著者 氏名(和/英) 山口 久勝 / Hisakatsu Yamaguchi
第 8 著者 所属(和/英) 株式会社富士通研究所
Fujitsu Laboratories LTD.
第 9 著者 氏名(和/英) 森 俊彦 / Toshihiko Mori
第 9 著者 所属(和/英) 株式会社富士通研究所
Fujitsu Laboratories LTD.
第 10 著者 氏名(和/英) 高津 求 / Motomu Takatsu
第 10 著者 所属(和/英) 株式会社富士通研究所
Fujitsu Laboratories LTD.
第 11 著者 氏名(和/英) 後藤 公太郎 / Kohtaroh Gotoh
第 11 著者 所属(和/英) 株式会社富士通研究所
Fujitsu Laboratories LTD.
第 12 著者 氏名(和/英) 酒井 敏昭 / Toshiaki Sakai
第 12 著者 所属(和/英) 富士通株式会社
Fujitsu LTD.
第 13 著者 氏名(和/英) 山村 毅 / Takeshi Yamamura
第 13 著者 所属(和/英) 富士通株式会社
Fujitsu LTD.
発表年月日 2003/5/21
資料番号 ICD2003-15
巻番号(vol) vol.103
号番号(no) 88
ページ範囲 pp.-
ページ数 6
発行日