講演名 | 2003/12/11 [特別招待論文]超高速・低電力・高機能な新システム・アーキテクチャの考え方 : 刷り込みからの脱却(回路技術(一般、超高速・低電力・高機能を目指した新アーキテクチャ)) 寺田 浩詔, |
---|---|
PDFダウンロードページ | PDFダウンロードページへ |
抄録(和) | 集積回路技術の長足の進歩をシステム性能の直接的向上に生かす上で、システム・アーキテクチャ研究者が心すべき、基本的な考え方を述べる。まず、微細化による素子性能向上の徹底的活用には、最大の外因性阻害要因である、配線長の一様な極小化の重要性を強調し、超パイプライン構造の有利性を示す。また、このパイプラインを自己タイミング動作させれば、超大規模集積で致命的な問題となる、電力消費の自律的極小化が可能であることを述べる。さらに、自己タイミング型パイプライン構造に固有な、同期型パイプラインでは殆ど実現できない、機能性を実例によって示す。 |
抄録(英) | An attempt in seek for a very high-speed, low-power consumption and ultra-high performance integrated system on a chip that resulted in a novel system structure having no system clocks, no passive system buses and no centralised system controls is illustrated .The scheme deploys a self-timed super-pipeline structure that minimizes wiring length uniformly over a chip and thus gives system designers a guarantee that any system with minimum power consumption is autonomously generated. It is also shown that the self-timed pipeline structure shows an interesting functionality by utilizing inherent localized controllability, which cannot be realisable with, conventional synchronously clocked scheme. |
キーワード(和) | データ駆動型処理方式 / 超パイプライン構造 / 自己タイミング / マルチプロセッサ |
キーワード(英) | data-driven processing / super-pipeline / self-timed data transfer / multiprocessing |
資料番号 | ICD2003-189(2003-12) |
発行日 |
研究会情報 | |
研究会 | ICD |
---|---|
開催期間 | 2003/12/11(から1日開催) |
開催地(和) | |
開催地(英) | |
テーマ(和) | |
テーマ(英) | |
委員長氏名(和) | |
委員長氏名(英) | |
副委員長氏名(和) | |
副委員長氏名(英) | |
幹事氏名(和) | |
幹事氏名(英) | |
幹事補佐氏名(和) | |
幹事補佐氏名(英) |
講演論文情報詳細 | |
申込み研究会 | Integrated Circuits and Devices (ICD) |
---|---|
本文の言語 | JPN |
タイトル(和) | [特別招待論文]超高速・低電力・高機能な新システム・アーキテクチャの考え方 : 刷り込みからの脱却(回路技術(一般、超高速・低電力・高機能を目指した新アーキテクチャ)) |
サブタイトル(和) | |
タイトル(英) | A thought in a search for very high-speed, low-power and ultra high-performance data-driven system architecture. : A system with no system-clock, no system-bus and no central controls |
サブタイトル(和) | |
キーワード(1)(和/英) | データ駆動型処理方式 / data-driven processing |
キーワード(2)(和/英) | 超パイプライン構造 / super-pipeline |
キーワード(3)(和/英) | 自己タイミング / self-timed data transfer |
キーワード(4)(和/英) | マルチプロセッサ / multiprocessing |
第 1 著者 氏名(和/英) | 寺田 浩詔 / Hiroaki TERADA |
第 1 著者 所属(和/英) | 高知工科大学:日本テレコム株式会社情報通信研究所 Kochi University of Technology:Information and Communication Labs, Japan Telecom Corp |
発表年月日 | 2003/12/11 |
資料番号 | ICD2003-189(2003-12) |
巻番号(vol) | vol.103 |
号番号(no) | 509 |
ページ範囲 | pp.- |
ページ数 | 6 |
発行日 |