講演名 2003/10/16
FPGAによるDSP向け多機能メモリの実現(システムLSIの応用とその要素技術,専用プロセッサ,プロセッサ,DSP,画像処理技術,及び一般)
橋本 耕太郎, 林 悠平, 田中 康一郎, 佐藤 寿倫,
PDFダウンロードページ PDFダウンロードページへ
抄録(和) 高速処理が必要なDSPシステムでは,一般的に複数のDSPや専用ICを利用している.しかし,そのようなシステムは単一DSPと比較して,ハードウェア構成だけでなく大幅なプログラムの変更やハードウェア/ソフトウェアトレードオフなども行う必要がある.これに対して,我々はDSPとメモリとの間に再構成デバイスであるFPGAを挿入する構成(多機能メモリ)が有効であると考える.FPGAにより処理の一部をメモリアクセス時に行うことでDSP全体の処理能力向上が期待できる.本稿では,多機能メモリの概要とFPGA/DSPを搭載したRYUOHによる多機能メモリの設計事例ついて報告する.また,ハードウェア設計の経験がないDSPプログラマにも対応するためにシステムレベル設計言語を用いた設計についても言及する.多機能メモリを用いてJPEGエンコーダを実装した結果,従来ば適用が困難であったDMA転送が可能となりDSPの処理性能が約33%向上した.
抄録(英) This paper presents nove1 DSP systems containing a multi-functional memory that consist of both a reconfigurable device and a general-purpose memory. ln general, DSP system architectures, which can supprot complex processing, are multi-processor based DSP systems and DSP systems with hardware acceleration. The novel DSP systems, which connect FPGA between a DSP and a memory for the DSP, can accelerate the complex processing that can not show Derformance suffcient in those architectures. The nove1 DSP system is evaluated on an original hardware olatform called RYUOH that consists of an FPGA, a DSP, and a dual-inline memory module. We confirmed that the performance of a JPEG encoder with multi-functional memory improved about 33% rather than it without the memory.
キーワード(和) FPGA / DSP / ハードウェア/ソフトウェア協調設計 / リコンフィギャラブルシステム
キーワード(英) FPGA / DSP / Hardware/software co-design / Reconfigurable system
資料番号 DSP2003-116,ICD2003-114,IE2003-76
発行日

研究会情報
研究会 ICD
開催期間 2003/10/16(から1日開催)
開催地(和)
開催地(英)
テーマ(和)
テーマ(英)
委員長氏名(和)
委員長氏名(英)
副委員長氏名(和)
副委員長氏名(英)
幹事氏名(和)
幹事氏名(英)
幹事補佐氏名(和)
幹事補佐氏名(英)

講演論文情報詳細
申込み研究会 Integrated Circuits and Devices (ICD)
本文の言語 JPN
タイトル(和) FPGAによるDSP向け多機能メモリの実現(システムLSIの応用とその要素技術,専用プロセッサ,プロセッサ,DSP,画像処理技術,及び一般)
サブタイトル(和)
タイトル(英) Design of Multi-Functional Memory Based on FPGAs for DSPs
サブタイトル(和)
キーワード(1)(和/英) FPGA / FPGA
キーワード(2)(和/英) DSP / DSP
キーワード(3)(和/英) ハードウェア/ソフトウェア協調設計 / Hardware/software co-design
キーワード(4)(和/英) リコンフィギャラブルシステム / Reconfigurable system
第 1 著者 氏名(和/英) 橋本 耕太郎 / Kohtaro HASHIMOTO
第 1 著者 所属(和/英) 九州工業大学情報工学部知能情報工学科
Department of Artifical Intelligence, Kyushu Institute of Technology
第 2 著者 氏名(和/英) 林 悠平 / Yuhei HAYASHI
第 2 著者 所属(和/英) 九州工業大学情報工学部知能情報工学科
Department of Artifical Intelligence, Kyushu Institute of Technology
第 3 著者 氏名(和/英) 田中 康一郎 / Koichiro TANAKA
第 3 著者 所属(和/英) 九州工業大学マイクロ化総合技術センター
Department of Artifical Intelligence, Kyushu Institute of Technology:Center for Microelectronic Systems, Kyushu Institute of Technology
第 4 著者 氏名(和/英) 佐藤 寿倫 / Toshinori SATO
第 4 著者 所属(和/英) 九州工業大学情報工学部知能情報工学科:九州工業大学マイクロ化総合技術センター
Department of Artifical Intelligence, Kyushu Institute of Technology
発表年月日 2003/10/16
資料番号 DSP2003-116,ICD2003-114,IE2003-76
巻番号(vol) vol.103
号番号(no) 381
ページ範囲 pp.-
ページ数 6
発行日