講演名 2003/8/15
3GbpsシリアルATAのための自走型位相補間器による5,000ppmのスペクトラム拡散送受信回路(VLSI回路, デバイス技術(高速, 低電圧, 低電力))
青山 森繁, 小笠原 和夫, 菅原 光俊, 石橋 輝一, 石橋 隆, 下山 進一, 山口 晃一, 柳田 智則, 野間 敏弘,
PDFダウンロードページ PDFダウンロードページへ
抄録(和) 次世代シリアルATAにおいて5000ppmのスペクトラム拡散に対応する送受信回路を開発した。これは送信ブロックと受信ブロックに供給するためのスペクトラム拡散キャリア発生器と、スペクトラム拡散されたデータを受信することができるクロックアンドデータリカバリ回路を含む。高安定性と低消費電力を実現するために、これらは共に自走型位相補間器を用いて構成した。テストチップは0.15μm・1.5VのCMOSプロセスで製造された。
抄録(英) We have developed 5000ppm spread spectrum transmitter and receiver for 3Gbps serial ATA. It includes a spread spectrum carrier generator for transmitter and a spread spectrum cock and data recovery for receiver. Both of them are constructed from a self-running phase interpolator to realize high stability and low power dissipation. The test chip was fabricated with a 0.15um, 1.5V CMOS process.
キーワード(和) シリアルATA / スペクトラム拡散キャリア発生器 / クロックアンドデータリカバリ / CMOS / PLL
キーワード(英) Serial ATA / Spread Spectrum Carrier Generator / clock and data recovery / CMOS / PLL
資料番号 SDM2003-135,ICD2003-68
発行日

研究会情報
研究会 ICD
開催期間 2003/8/15(から1日開催)
開催地(和)
開催地(英)
テーマ(和)
テーマ(英)
委員長氏名(和)
委員長氏名(英)
副委員長氏名(和)
副委員長氏名(英)
幹事氏名(和)
幹事氏名(英)
幹事補佐氏名(和)
幹事補佐氏名(英)

講演論文情報詳細
申込み研究会 Integrated Circuits and Devices (ICD)
本文の言語 JPN
タイトル(和) 3GbpsシリアルATAのための自走型位相補間器による5,000ppmのスペクトラム拡散送受信回路(VLSI回路, デバイス技術(高速, 低電圧, 低電力))
サブタイトル(和)
タイトル(英) 5000ppm Spread Spectrum Transmitter and Receiver with Self-running Phase interpolator for 3Gbps Serial ATA
サブタイトル(和)
キーワード(1)(和/英) シリアルATA / Serial ATA
キーワード(2)(和/英) スペクトラム拡散キャリア発生器 / Spread Spectrum Carrier Generator
キーワード(3)(和/英) クロックアンドデータリカバリ / clock and data recovery
キーワード(4)(和/英) CMOS / CMOS
キーワード(5)(和/英) PLL / PLL
第 1 著者 氏名(和/英) 青山 森繁 / Morishige AOYAMA
第 1 著者 所属(和/英) NECエレクトロニクス第一カスタムLSI事業部
1^ Custom LSI Division, NEC Electronics Corporation
第 2 著者 氏名(和/英) 小笠原 和夫 / Kazuo OGASAWARA
第 2 著者 所属(和/英) NECエレクトロニクス第一カスタムLSI事業部
1^ Custom LSI Division, NEC Electronics Corporation
第 3 著者 氏名(和/英) 菅原 光俊 / Mitsutoshi Sugawara
第 3 著者 所属(和/英) NECエレクトロニクスアメリカ
Broad Band LSI Technology, NEC Electronics America, Inc.
第 4 著者 氏名(和/英) 石橋 輝一 / Terukazu ISHIBASHI
第 4 著者 所属(和/英) NECマイクロシステム コア開発事業部
IP Core Development Division., NEC Micro Systems Ltd.
第 5 著者 氏名(和/英) 石橋 隆 / Takashi ISHIBASHI
第 5 著者 所属(和/英) NECマイクロシステム汎用LSI事業部
General-purpose LSI Division, NEC Micro Systems Ltd.
第 6 著者 氏名(和/英) 下山 進一 / Shinichi SHIMOYAMA
第 6 著者 所属(和/英) NECマイクロシステム コア開発事業部
IP Core Development Division., NEC Micro Systems Ltd.
第 7 著者 氏名(和/英) 山口 晃一 / Kouichi YAMAGUCHI
第 7 著者 所属(和/英) NECシリコンシステム研究所
Silicon Systems Res. Labs., NEC Corporation
第 8 著者 氏名(和/英) 柳田 智則 / Tomonori YANAGITA
第 8 著者 所属(和/英) NECシリコンシステム研究所
Silicon Systems Res. Labs., NEC Corporation
第 9 著者 氏名(和/英) 野間 敏弘 / Toshihiro NOMA
第 9 著者 所属(和/英) NECエレクトロニクス第一カスタムLSI事業部
1^ Custom LSI Division, NEC Electronics Corporation
発表年月日 2003/8/15
資料番号 SDM2003-135,ICD2003-68
巻番号(vol) vol.103
号番号(no) 262
ページ範囲 pp.-
ページ数 5
発行日