講演名 | 2003/7/17 携帯端末向けMPEG-4ビデオ・コーデックハードウェアアクセラレータLSI(ディジタル情報家電,放送用,ゲーム機用システムLSI) 小林 幸史, 植田 浩司, 石田 義美, 田中 史, 岩田 憲一, 古賀 和義, 波多江 博, 渡辺 浩巳, |
---|---|
PDFダウンロードページ | PDFダウンロードページへ |
抄録(和) | 携帯端末向けにMPEG-4処理を行うハードウェアアクセラレータLSIを開発した。このハードウェアアクセラレータはRISCをベースにした制御回路、32並列のSIMD型演算器、専用ハードウェアによるDCT/IDCT演算回路により構成される。MPEG-4ハードウェアアクセラレータ、ビデオインターフェイス回路、オーディオインターフェイス回路を6.0mm×6.0mmに集積した。このMPEG-4 LSIはハードウェア・ソフトウェア協調処理をベースにしている。MPEG4シンプルプロファイルに対応し、符号化性能はQVGA10フレーム/秒、復号性能はQVGA15フレーム/秒となっている。54MHz動作時の消費電力は270mWである。 |
抄録(英) | We have developed an MPEG-4 video codec hardware accelerator LSI for mobile applications. This hardware accelerator consists of a RISC-based controller, a 32-parallel SIMD processing unit and a hard-wired DCT/IDCT engine. This MPEG-4 hardware accelerator, video interface unit and audio interface unit are integrated on a 6.0mm×6.0mm die. This MPEG-4 LSI architecture is based on hardware and software co-processing. The chip enables MPEG-4 simple profile QVGA video encoding at 1Oframes/s and decodine at 15frames/s. This LSI consumes 270mW at 54MHz. |
キーワード(和) | MPEG-4 / 動き検出 / SIMD / 画像圧縮 / モバイル |
キーワード(英) | MPEG-4 / Motion Estimation / SIMD / Image Compression / mobile application |
資料番号 | ICD2003-49 |
発行日 |
研究会情報 | |
研究会 | ICD |
---|---|
開催期間 | 2003/7/17(から1日開催) |
開催地(和) | |
開催地(英) | |
テーマ(和) | |
テーマ(英) | |
委員長氏名(和) | |
委員長氏名(英) | |
副委員長氏名(和) | |
副委員長氏名(英) | |
幹事氏名(和) | |
幹事氏名(英) | |
幹事補佐氏名(和) | |
幹事補佐氏名(英) |
講演論文情報詳細 | |
申込み研究会 | Integrated Circuits and Devices (ICD) |
---|---|
本文の言語 | ENG |
タイトル(和) | 携帯端末向けMPEG-4ビデオ・コーデックハードウェアアクセラレータLSI(ディジタル情報家電,放送用,ゲーム機用システムLSI) |
サブタイトル(和) | |
タイトル(英) | An MPEG-4 Video Codec Hardware Accelerator LSI for Mobile Applications |
サブタイトル(和) | |
キーワード(1)(和/英) | MPEG-4 / MPEG-4 |
キーワード(2)(和/英) | 動き検出 / Motion Estimation |
キーワード(3)(和/英) | SIMD / SIMD |
キーワード(4)(和/英) | 画像圧縮 / Image Compression |
キーワード(5)(和/英) | モバイル / mobile application |
第 1 著者 氏名(和/英) | 小林 幸史 / Yukifumi Kobayashi |
第 1 著者 所属(和/英) | (株)ルネサステクノロジ RENESAS Technology |
第 2 著者 氏名(和/英) | 植田 浩司 / Hiroshi Ueda |
第 2 著者 所属(和/英) | (株)ルネサステクノロジ RENESAS Technology |
第 3 著者 氏名(和/英) | 石田 義美 / Yoshimi Ishida |
第 3 著者 所属(和/英) | (株)ルネサステクノロジ RENESAS Technology |
第 4 著者 氏名(和/英) | 田中 史 / Fumihito Tanaka |
第 4 著者 所属(和/英) | (株)ルネサステクノロジ RENESAS Technology |
第 5 著者 氏名(和/英) | 岩田 憲一 / Kenichi Iwata |
第 5 著者 所属(和/英) | (株)ルネサステクノロジ RENESAS Technology |
第 6 著者 氏名(和/英) | 古賀 和義 / Kazuyoshi Koga |
第 6 著者 所属(和/英) | (株)ルネサステクノロジ RENESAS Technology |
第 7 著者 氏名(和/英) | 波多江 博 / Hiroshi Hatae |
第 7 著者 所属(和/英) | (株)ルネサステクノロジ RENESAS Technology |
第 8 著者 氏名(和/英) | 渡辺 浩巳 / Hiromi Watanabe |
第 8 著者 所属(和/英) | (株)ルネサステクノロジ RENESAS Technology |
発表年月日 | 2003/7/17 |
資料番号 | ICD2003-49 |
巻番号(vol) | vol.103 |
号番号(no) | 216 |
ページ範囲 | pp.- |
ページ数 | 6 |
発行日 |