講演名 2002/5/17
A 7bit 450MSPS 50mW CMOS ADC in 0.3mm^2
須志原 公治, 松澤 昭,
PDFダウンロードページ PDFダウンロードページへ
抄録(和) DVD用デジタルリードチャネルシステム向けに、高速動作と低コスト・低消費電力を両立した7ビットA/Dコンバータ(以下ADCとする)を開発した。本ADCは、低消費電力に適し、小面積で構成可能なダイナミック型コンパレータラッチと高精度変換に適した並列補間構成を組み合わせ、低消費電力・低コストと高精度化を両立した。さらに、従来の抵抗補間方式ではなく、トランジスタのゲートサイズの重み付けを用いたトランジスタ補間方式を採用し、補間回路に必要な消費電力と面積を削減した。本ADCは、1.8V単-電源電圧・変換レート450Msps時の消費電カが50mWであり、75MHz入力時の有効ビットが5.8ビットとリードチャネル用途では十分な特性を得た。面積は0.3mm^2である。
抄録(英) A 7b 450Msps CMOS ADC fabricated in 0.18um technology has been developed for the embedded digital read channel system in DVD SOC. A dynamic comparator and an interpolation circuit composed with gate-width weighted transistors have realized low power consumption of 50mW and small occupied-area of 0.3mm^2.
キーワード(和) ADC / 補間構成 / ダイナミック型コンパレータラッチ / トランジスタゲート重み付け
キーワード(英) ADC / interpolation circuit / dynamic comparator / gate-width weighted transistor
資料番号 ICD2002-30
発行日

研究会情報
研究会 ICD
開催期間 2002/5/17(から1日開催)
開催地(和)
開催地(英)
テーマ(和)
テーマ(英)
委員長氏名(和)
委員長氏名(英)
副委員長氏名(和)
副委員長氏名(英)
幹事氏名(和)
幹事氏名(英)
幹事補佐氏名(和)
幹事補佐氏名(英)

講演論文情報詳細
申込み研究会 Integrated Circuits and Devices (ICD)
本文の言語 JPN
タイトル(和) A 7bit 450MSPS 50mW CMOS ADC in 0.3mm^2
サブタイトル(和)
タイトル(英) A 7bit 450MSPS 50mW CMOS ADC in 0.3mm^2
サブタイトル(和)
キーワード(1)(和/英) ADC / ADC
キーワード(2)(和/英) 補間構成 / interpolation circuit
キーワード(3)(和/英) ダイナミック型コンパレータラッチ / dynamic comparator
キーワード(4)(和/英) トランジスタゲート重み付け / gate-width weighted transistor
第 1 著者 氏名(和/英) 須志原 公治 / Koji SUSHIHARA
第 1 著者 所属(和/英) 松下電器産業株式会社 半導体社 開発本 部半導体先行開発センター
Advance LSI Technology Development Center, Corporate Development Division, Semiconductor Company, Matsushita Electric Industrial Co., Ltd.
第 2 著者 氏名(和/英) 松澤 昭 / Akira MATSUZAWA
第 2 著者 所属(和/英) 松下電器産業株式会社 半導体社 開発本部 半導体先行開発センター
Advance LSI Technology Development Center, Corporate Development Division, Semiconductor Company, Matsushita Electric Industrial Co., Ltd.
発表年月日 2002/5/17
資料番号 ICD2002-30
巻番号(vol) vol.102
号番号(no) 83
ページ範囲 pp.-
ページ数 6
発行日