講演名 2002/5/16
モバイル用途向け低消費電力MPEG-4 ビデオ・デコーダLSI
冨田 裕人, 橋本 隆, 大橋 政宏, 九郎丸 俊一, 道山 淳児,
PDFダウンロードページ PDFダウンロードページへ
抄録(和) 本稿では、11.1mWの消費電力でMPEG-4のデコード処理を行うMPEG-4ビデオ・デコーダLSIについて述べる。本LSIは、MPEG-4ビデオのデコード処理と高画質化処理を高速かつ低消費電力で行うために、専用演算用のハードウェア・エンジンを持つ。また、低消費電力化のために、クロック・ゲーティングを適用している。本LSIはプロセス技術に依存しない低消費電力技術のみを適用しているので、プロセスの変更や他機能のオンチップ化が容易であり、LSIコアとしての再利用性を高めている。本LSIは0.18μm4層メタルCMOSプロセスで実装され、動作周波数27MHz(一部54MHz)でシンプル・プロファイル・レベル1(QCIF、15frames/s)のデコード処理が可能である。
抄録(英) In this article, we describe an MPEG4 video decoder LSI consuming 11.1mW. This LSI has several dedicated hardware engines to process MPEG-4 video decoding and post processing, at high speed and low-power. It is also applied to a clock-gating technique for a low-power consumption. Because this technique is independent from any specific process technologies, it is easy to change the process and integrate this core with other components. The portability of this LSI is high. This chip is fabricated using 0.18μm quad-metal CMOS technology and performs MPEG-4 Simple Profile Level 1 decoding at 27MHz.
キーワード(和) MPEG-4 / 低消費電力 / モバイル / ポスト処理 / クロック・ゲーティング
キーワード(英) MPEG-4 / low power / mobile application / post processing / clock-gating
資料番号 ICD2002-24
発行日

研究会情報
研究会 ICD
開催期間 2002/5/16(から1日開催)
開催地(和)
開催地(英)
テーマ(和)
テーマ(英)
委員長氏名(和)
委員長氏名(英)
副委員長氏名(和)
副委員長氏名(英)
幹事氏名(和)
幹事氏名(英)
幹事補佐氏名(和)
幹事補佐氏名(英)

講演論文情報詳細
申込み研究会 Integrated Circuits and Devices (ICD)
本文の言語 JPN
タイトル(和) モバイル用途向け低消費電力MPEG-4 ビデオ・デコーダLSI
サブタイトル(和)
タイトル(英) A Low Power MPEG-4 Video Decoder LSI for Mobile Applications
サブタイトル(和)
キーワード(1)(和/英) MPEG-4 / MPEG-4
キーワード(2)(和/英) 低消費電力 / low power
キーワード(3)(和/英) モバイル / mobile application
キーワード(4)(和/英) ポスト処理 / post processing
キーワード(5)(和/英) クロック・ゲーティング / clock-gating
第 1 著者 氏名(和/英) 冨田 裕人 / Hiroto TOMITA
第 1 著者 所属(和/英) 松下電器産業株式会社 半導体社 開発本部 プロセッサ開発センター
Processor Development Center, Corporate Development Division, Semiconductor Company, Matsushita Electric Industrial Co., Ltd.
第 2 著者 氏名(和/英) 橋本 隆 / Takashi HASHIMOTO
第 2 著者 所属(和/英) 松下電器産業株式会社 半導体社 開発本部 プロセッサ開発センター
Processor Development Center, Corporate Development Division, Semiconductor Company, Matsushita Electric Industrial Co., Ltd.
第 3 著者 氏名(和/英) 大橋 政宏 / Masahiro OHASHI
第 3 著者 所属(和/英) 松下電器産業株式会社 半導体社 開発本部 プロセッサ開発センター
Processor Development Center, Corporate Development Division, Semiconductor Company, Matsushita Electric Industrial Co., Ltd.
第 4 著者 氏名(和/英) 九郎丸 俊一 / Shun-ichi KUROMARU
第 4 著者 所属(和/英) 松下電器産業株式会社 半導体社 開発本部 プロセッサ開発センター
Processor Development Center, Corporate Development Division, Semiconductor Company, Matsushita Electric Industrial Co., Ltd.
第 5 著者 氏名(和/英) 道山 淳児 / Junji MICHIYAMA
第 5 著者 所属(和/英) 松下電器産業株式会社 半導体社 開発本部 プロセッサ開発センター
Processor Development Center, Corporate Development Division, Semiconductor Company, Matsushita Electric Industrial Co., Ltd.
発表年月日 2002/5/16
資料番号 ICD2002-24
巻番号(vol) vol.102
号番号(no) 82
ページ範囲 pp.-
ページ数 6
発行日