講演名 2002/5/16
組み込み向け8-way VLIWプロセッサにおける浮動小数点およびメディア処理演算ユニットの開発
今井 賢, 岡野 廣, 辻 雅之, 竹部 好正, 佐藤 厚志,
PDFダウンロードページ PDFダウンロードページへ
抄録(和) 高いマルチメディア処理性能を有する組み込み用途向け8-way VLIWプロセッサを開発した。本プロセッサは533MHzの周波数で動作し、IEEE754に準拠した浮動小数点演算を2.1GFLOPS、画像処理に適したメディア処理演算を12.8GOPSで実行可能という高性能を実現している。高い周波数を実現するために、0.11μmCMOSテクノロジを用い、配線間クロストークを考慮した階層化設計、late clockの適用、論理合成部とカスタム設計部の混在設計を行っている。
抄録(英) 8-way VLIW microprocessor based on improved VLIW architecture is developed for embedded application. This processor equips execution units of floating-point calculation, performed 2.1GFLOPS, and media operations, performed 12.8GOPS. In order to fulfill these performances, our microprocessor is fabricated with 0.11 μm CMOS process technology. We use late clock technique, and design a part of our microprocessor by the custom design.
キーワード(和) 浮動小数点演算 / メディア処理 / VLIW / 組み込み用途 / プロセッサ
キーワード(英) floating-point / media / VLIW / embedded application / processor
資料番号 ICD2002-22
発行日

研究会情報
研究会 ICD
開催期間 2002/5/16(から1日開催)
開催地(和)
開催地(英)
テーマ(和)
テーマ(英)
委員長氏名(和)
委員長氏名(英)
副委員長氏名(和)
副委員長氏名(英)
幹事氏名(和)
幹事氏名(英)
幹事補佐氏名(和)
幹事補佐氏名(英)

講演論文情報詳細
申込み研究会 Integrated Circuits and Devices (ICD)
本文の言語 JPN
タイトル(和) 組み込み向け8-way VLIWプロセッサにおける浮動小数点およびメディア処理演算ユニットの開発
サブタイトル(和)
タイトル(英) Development of floating point and media unit 8-way VLIW microprocessor for embedded application
サブタイトル(和)
キーワード(1)(和/英) 浮動小数点演算 / floating-point
キーワード(2)(和/英) メディア処理 / media
キーワード(3)(和/英) VLIW / VLIW
キーワード(4)(和/英) 組み込み用途 / embedded application
キーワード(5)(和/英) プロセッサ / processor
第 1 著者 氏名(和/英) 今井 賢 / Satoshi Imai
第 1 著者 所属(和/英) 株式会社富士通研究所
Fujitsu Laboratories Limited
第 2 著者 氏名(和/英) 岡野 廣 / Hiroshi Okano
第 2 著者 所属(和/英) 株式会社富士通研究所
Fujitsu Laboratories Limited
第 3 著者 氏名(和/英) 辻 雅之 / Masayuki Tsuji
第 3 著者 所属(和/英) 富士通株式会社
Fujitsu Limited
第 4 著者 氏名(和/英) 竹部 好正 / Masayoshi Takebe
第 4 著者 所属(和/英) 富士通株式会社
Fujitsu Limited
第 5 著者 氏名(和/英) 佐藤 厚志 / Atsushi Satoh
第 5 著者 所属(和/英) 株式会社富士通研究所
Fujitsu Laboratories Limited
発表年月日 2002/5/16
資料番号 ICD2002-22
巻番号(vol) vol.102
号番号(no) 82
ページ範囲 pp.-
ページ数 6
発行日