講演名 2004/8/12
低電力BluetoothシングルチップLSI : 回路/無線アーキテクチャ/システムレベルの最適化(VLSI回路,デバイス技術(高速,低電圧,低電力))
濱田 基嗣, 石黒 仁揮, 阿川 謙一, 香西 昌平, 小林 弘幸, ドゥック グェン, 下條 義満, 羽鳥 文敏,
PDFダウンロードページ PDFダウンロードページへ
抄録(和) BluetoothシングルチップLSIの設計を1例として、無線トランシーバLSIの低電力化のための、回路/無線アーキテクチャ/システムレベルでの最適化について報告する。0.18μmCMOSテクノロジーを用いて作製したBluetooth ver1.1対応のLSIにはRF回路、ベースバンド回路、MPU、RAM、ROMが搭載されている。受信系は1.5MHzを中間周波数とするLow-IF方式を採用して、イメージ除去とチャネル選択の最適化を図った。送信系はVCO直接変調方式とし、回路を簡素化して消費電流を削減した。RF部の動作をベースバンドによりきめ細かく制御することで、受信系の高速(6μsec)で安定な利得制御を実現し、シンセサイザーの高速ロックアップ(85μsec)と低位相ノイズ(-130dBc/Hz@3MHz)を両立した。
抄録(英) We report circuit/architecture/system-level power optimization of wireless LSI. As an illustration, we show a single-chip transceiver compliant with the Bluetooth ver.1.1 developed by using a 0.18μm CMOS technology. The chip contains RF circuits, baseband circuits, MPU, RAM, and ROM. For the optimization of a image rejection and a channel selection, a 1.5MHz intermediate frequency is selected in the Low-IF receiver. A direct modulation of a 2.4GHz VCO simplifies the transmitter circuits and reduces the current consumption. Fine controls of the radio part by the baseband digital circuits achieve a fast (6μsec) and stable gain control of the receiver and a fast lockup (85μsec) of the PLL while having a low phase noise (-130dBc/HZ @3MHz).
キーワード(和) シングルチップトランシーバ / CMOS / RF / Bluetooth / Low-IF / 直接変調
キーワード(英) Single-Chip Transceiver / CMOS / RF / Bluetooth / Low-IF / Direct Modulation
資料番号 SDM2004-134,ICD2004-76
発行日

研究会情報
研究会 SDM
開催期間 2004/8/12(から1日開催)
開催地(和)
開催地(英)
テーマ(和)
テーマ(英)
委員長氏名(和)
委員長氏名(英)
副委員長氏名(和)
副委員長氏名(英)
幹事氏名(和)
幹事氏名(英)
幹事補佐氏名(和)
幹事補佐氏名(英)

講演論文情報詳細
申込み研究会 Silicon Device and Materials (SDM)
本文の言語 JPN
タイトル(和) 低電力BluetoothシングルチップLSI : 回路/無線アーキテクチャ/システムレベルの最適化(VLSI回路,デバイス技術(高速,低電圧,低電力))
サブタイトル(和)
タイトル(英) Lowpower Bluetooth Singlechip LSI : Circuit/Architecture/System Level Power Optimizations
サブタイトル(和)
キーワード(1)(和/英) シングルチップトランシーバ / Single-Chip Transceiver
キーワード(2)(和/英) CMOS / CMOS
キーワード(3)(和/英) RF / RF
キーワード(4)(和/英) Bluetooth / Bluetooth
キーワード(5)(和/英) Low-IF / Low-IF
キーワード(6)(和/英) 直接変調 / Direct Modulation
第 1 著者 氏名(和/英) 濱田 基嗣 / Mototsugu HAMADA
第 1 著者 所属(和/英) (株)東芝SoC研究開発センター
SoC Research & Development Center, Toshiba Corp.
第 2 著者 氏名(和/英) 石黒 仁揮 / Hiroki ISHIKURO
第 2 著者 所属(和/英) (株)東芝SoC研究開発センター
SoC Research & Development Center, Toshiba Corp.
第 3 著者 氏名(和/英) 阿川 謙一 / Ken-ichi AGAWA
第 3 著者 所属(和/英) (株)東芝SoC研究開発センター
SoC Research & Development Center, Toshiba Corp.
第 4 著者 氏名(和/英) 香西 昌平 / Shouhei KOUSAI
第 4 著者 所属(和/英) (株)東芝SoC研究開発センター
SoC Research & Development Center, Toshiba Corp.
第 5 著者 氏名(和/英) 小林 弘幸 / Hiroyuki KOBAYASHI
第 5 著者 所属(和/英) (株)東芝SoC研究開発センター
SoC Research & Development Center, Toshiba Corp.
第 6 著者 氏名(和/英) ドゥック グェン / Duc NGUYEN
第 6 著者 所属(和/英) (株)東芝SoC研究開発センター
SoC Research & Development Center, Toshiba Corp.
第 7 著者 氏名(和/英) 下條 義満 / Yoshimitsu SHIMOJO
第 7 著者 所属(和/英) (株)東芝SoC研究開発センター
SoC Research & Development Center, Toshiba Corp.
第 8 著者 氏名(和/英) 羽鳥 文敏 / Fumitoshi HATORI
第 8 著者 所属(和/英) (株)東芝SoC研究開発センター
SoC Research & Development Center, Toshiba Corp.
発表年月日 2004/8/12
資料番号 SDM2004-134,ICD2004-76
巻番号(vol) vol.104
号番号(no) 248
ページ範囲 pp.-
ページ数 6
発行日