講演名 | 2004/8/12 誘導結合チップ間無線超配線用インダクタおよび送受信回路の解析と設計(VLSI回路,デバイス技術(高速,低電圧,低電力)) 三浦 典之, 溝口 大介, ユスフ ユスミラズ・ビンティ・, 桜井 貴康, 黒田 忠広, |
---|---|
PDFダウンロードページ | PDFダウンロードページへ |
抄録(和) | スタックチップ間を,誘導結合を利用して無線通信する手法を提案し,この際に用いるインダクタと送受信回路の最適化手法を提案する.0.35μmCMOSテクノロジを用いたテストチップで正当性を評価し,1.25Gb/s/chを46mWの電力で達成した. |
抄録(英) | A wireless bus for stacked chips was developed by utilizing inductive coupling among them. This paper discusses inductor layout optimization and transceiver circuit design. The inductive coupling is analyzed by an equivalent circuit model, parameters of which are extracted by a magnetic field model based on the Biot-Savart law. A test chip was fabricated in 0.35μm CMOS. Accuracy of the models is verified. The maximum data rate is 1.25Gb/s/channel. |
キーワード(和) | wireless bus / inductor / high band width / low power / SiP |
キーワード(英) | wireless bus / inductor / high bandwidth / low power / SiP |
資料番号 | SDM2004-132,ICD2004-74 |
発行日 |
研究会情報 | |
研究会 | SDM |
---|---|
開催期間 | 2004/8/12(から1日開催) |
開催地(和) | |
開催地(英) | |
テーマ(和) | |
テーマ(英) | |
委員長氏名(和) | |
委員長氏名(英) | |
副委員長氏名(和) | |
副委員長氏名(英) | |
幹事氏名(和) | |
幹事氏名(英) | |
幹事補佐氏名(和) | |
幹事補佐氏名(英) |
講演論文情報詳細 | |
申込み研究会 | Silicon Device and Materials (SDM) |
---|---|
本文の言語 | JPN |
タイトル(和) | 誘導結合チップ間無線超配線用インダクタおよび送受信回路の解析と設計(VLSI回路,デバイス技術(高速,低電圧,低電力)) |
サブタイトル(和) | |
タイトル(英) | Analysis and Design of Transceiver Circuit and Inductor Layout for Inductive Inter-chip Wireless Superconnect |
サブタイトル(和) | |
キーワード(1)(和/英) | wireless bus / wireless bus |
キーワード(2)(和/英) | inductor / inductor |
キーワード(3)(和/英) | high band width / high bandwidth |
キーワード(4)(和/英) | low power / low power |
キーワード(5)(和/英) | SiP / SiP |
第 1 著者 氏名(和/英) | 三浦 典之 / Noriyuki MIURA |
第 1 著者 所属(和/英) | 慶応義塾大学理工学部電子工学科 Department of Electronics and Electrical Engineering, Keio University |
第 2 著者 氏名(和/英) | 溝口 大介 / Daisuke MIZOGUCHI |
第 2 著者 所属(和/英) | 慶応義塾大学理工学部電子工学科 Department of Electronics and Electrical Engineering, Keio University |
第 3 著者 氏名(和/英) | ユスフ ユスミラズ・ビンティ・ / Yusmeeraz Binti YUSOF |
第 3 著者 所属(和/英) | 慶応義塾大学理工学部電子工学科 Department of Electronics and Electrical Engineering, Keio University |
第 4 著者 氏名(和/英) | 桜井 貴康 / Takayasu SAKURAI |
第 4 著者 所属(和/英) | 東京大学生産技術研究所 Center for Collaborative Research, The University of Tokyo |
第 5 著者 氏名(和/英) | 黒田 忠広 / Tadahiro KURODA |
第 5 著者 所属(和/英) | 慶応義塾大学理工学部電子工学科 Department of Electronics and Electrical Engineering, Keio University |
発表年月日 | 2004/8/12 |
資料番号 | SDM2004-132,ICD2004-74 |
巻番号(vol) | vol.104 |
号番号(no) | 248 |
ページ範囲 | pp.- |
ページ数 | 6 |
発行日 |