講演名 2004/8/12
5-6.4Gbps 12チャネルプリエンファシス及びイコライザ内蔵トランシーバ(VLSI回路,デバイス技術(高速,低電圧,低電力))
正木 俊一郎, 東 裕人, 木船 雅也, 松原 聡, 千葉 孝也, 土肥 義康, 山口 久勝, 高内 英規, 石田 秀樹, 後藤 公太郎, 田村 泰孝,
PDFダウンロードページ PDFダウンロードページへ
抄録(和) バックプレーン伝送を可能とする5-6.4Gbpsパラレルトランシーバを設計し、20dBまでの伝送ロスを補償する動作を確認した。本トランシーバは、12チャネルのトランスミッタ(Tx)、12チャネルのレシーバ(Rx)、LC-VCOPLLを用いたクロック発生器、及び、クロック・リカバリ・ユニット(CRU)から構成される。Txは5タップのプリエンファシス機能を内蔵し、Rxは符号間干渉(ISI)モニタつきのイヲライザ機能を内蔵する。ISIをモニタすることで、伝送線路の正確なロスの補償を行うことができる。6.4Gbps動作において20dBの伝送ロス補償動作を確認し、このときの消費電力はTxが150mW/チャネル、Rxが90mW/チャネルである。
抄録(英) A 5 Gbps to 6.4 Gbps transceiver consists of a parallel 12-charnnel transmitter (Tx), 12-channel receiver (Rx), clock generators based on LC-VCO PLLs, and a clock recovery unit. The Tx has a 5-tap pre-emphasis filter, and the Rx has an equalizer with intersymbol interference (ISI) monitor. Monitoring the ISI enables a fine adjustment of the loss compensation. The pre-emphasis filter in the Tx and the equalizer in the Rx can compensate for a transmission loss of up to 20 dB and 15 dB at 6.4 Gbps, respectively. The areas of the Tx and Rx channels including the PLLs are both 3.92 mm2. The transmitter dissipates 150 mW/channel at 6.4 Gbps when compensating for a loss of 20 dB, the receiver 90 mW/channel when compensating for 1 5 dB loss.
キーワード(和) CMOS / OIF CEI / プリエンファシス / イコライザ
キーワード(英) CMOS / OIF CEI / pre-emphasis / equalizer
資料番号 SDM2004-130,ICD2004-72
発行日

研究会情報
研究会 SDM
開催期間 2004/8/12(から1日開催)
開催地(和)
開催地(英)
テーマ(和)
テーマ(英)
委員長氏名(和)
委員長氏名(英)
副委員長氏名(和)
副委員長氏名(英)
幹事氏名(和)
幹事氏名(英)
幹事補佐氏名(和)
幹事補佐氏名(英)

講演論文情報詳細
申込み研究会 Silicon Device and Materials (SDM)
本文の言語 JPN
タイトル(和) 5-6.4Gbps 12チャネルプリエンファシス及びイコライザ内蔵トランシーバ(VLSI回路,デバイス技術(高速,低電圧,低電力))
サブタイトル(和)
タイトル(英) 5-6.4Gbps 12 channel Transceiver with Pre-emphasis and Equalizer
サブタイトル(和)
キーワード(1)(和/英) CMOS / CMOS
キーワード(2)(和/英) OIF CEI / OIF CEI
キーワード(3)(和/英) プリエンファシス / pre-emphasis
キーワード(4)(和/英) イコライザ / equalizer
第 1 著者 氏名(和/英) 正木 俊一郎 / Syunitirou Masaki
第 1 著者 所属(和/英) 株式会社富士通研究所
Fujitsu Laboratories Limited
第 2 著者 氏名(和/英) 東 裕人 / Hirohito Higashi
第 2 著者 所属(和/英) 株式会社富士通研究所
Fujitsu Laboratories Limited
第 3 著者 氏名(和/英) 木船 雅也 / Masaya Kibune
第 3 著者 所属(和/英) 株式会社富士通研究所
Fujitsu Laboratories Limited
第 4 著者 氏名(和/英) 松原 聡 / Satoshi Matsubara
第 4 著者 所属(和/英) 富士通エルエスアイソリューション株式会社
Fujitsu LSI Solution Limited
第 5 著者 氏名(和/英) 千葉 孝也 / Takaya Chiba
第 5 著者 所属(和/英) 富士通株式会社
Fujitsu Limited
第 6 著者 氏名(和/英) 土肥 義康 / Yoshiyasu Doi
第 6 著者 所属(和/英) 株式会社富士通研究所
Fujitsu Laboratories Limited
第 7 著者 氏名(和/英) 山口 久勝 / Hisakatsu Yamaguchi
第 7 著者 所属(和/英) 株式会社富士通研究所
Fujitsu Laboratories Limited
第 8 著者 氏名(和/英) 高内 英規 / Hideki Takauchi
第 8 著者 所属(和/英) 株式会社富士通研究所
Fujitsu Laboratories Limited
第 9 著者 氏名(和/英) 石田 秀樹 / Hideki Ishida
第 9 著者 所属(和/英) 株式会社富士通研究所
Fujitsu Laboratories Limited
第 10 著者 氏名(和/英) 後藤 公太郎 / Kohtaroh Gotoh
第 10 著者 所属(和/英) 株式会社富士通研究所
Fujitsu Laboratories Limited
第 11 著者 氏名(和/英) 田村 泰孝 / Hirotaka Tamura
第 11 著者 所属(和/英) 株式会社富士通研究所
Fujitsu Laboratories Limited
発表年月日 2004/8/12
資料番号 SDM2004-130,ICD2004-72
巻番号(vol) vol.104
号番号(no) 248
ページ範囲 pp.-
ページ数 6
発行日