講演名 | 2004/6/23 False-Aggressors-Aware True Crosstalk Noise Analysis with Logic Correlations for Accurate Timing Analysis(Session B2 Si Circuits)(2004 Asia-Pacific Workshop on Fundamentals and Application of Advanced Semiconductor Devices (AWAD 2004)) , |
---|---|
PDFダウンロードページ | PDFダウンロードページへ |
抄録(和) | |
抄録(英) | Coupled line switching can contribute to a large portion of the delay as well as the functionality of a circuit. In order to fix a crosstalk noise in noise analysis, it is necessary an additional design cost. Therefore, aggressor nodes that cannot affect victim node have to pruning. In this paper, we present an efficient false aggressor pruning algorithm with functional correlation. Path sensitization algorithm and logic implication approach that use functional information to identify false coupling interaction between coupled lines. 0ur experimental results show an average of 5.4% aggressor pruning and 14.6% delay reduction due to pruning. |
キーワード(和) | |
キーワード(英) | Windows / Word / Technical Report / Template |
資料番号 | ED2004-63,SDM2004-75 |
発行日 |
研究会情報 | |
研究会 | SDM |
---|---|
開催期間 | 2004/6/23(から1日開催) |
開催地(和) | |
開催地(英) | |
テーマ(和) | |
テーマ(英) | |
委員長氏名(和) | |
委員長氏名(英) | |
副委員長氏名(和) | |
副委員長氏名(英) | |
幹事氏名(和) | |
幹事氏名(英) | |
幹事補佐氏名(和) | |
幹事補佐氏名(英) |
講演論文情報詳細 | |
申込み研究会 | Silicon Device and Materials (SDM) |
---|---|
本文の言語 | ENG |
タイトル(和) | |
サブタイトル(和) | |
タイトル(英) | False-Aggressors-Aware True Crosstalk Noise Analysis with Logic Correlations for Accurate Timing Analysis(Session B2 Si Circuits)(2004 Asia-Pacific Workshop on Fundamentals and Application of Advanced Semiconductor Devices (AWAD 2004)) |
サブタイトル(和) | |
キーワード(1)(和/英) | / Windows |
第 1 著者 氏名(和/英) | / Hyungwoo Lee |
第 1 著者 所属(和/英) | Department of Computer Science, Sogang University |
発表年月日 | 2004/6/23 |
資料番号 | ED2004-63,SDM2004-75 |
巻番号(vol) | vol.104 |
号番号(no) | 155 |
ページ範囲 | pp.- |
ページ数 | 4 |
発行日 |