講演名 2003/6/25
ヘキサゴナル量子BDD論理サブシステムの設計・実装とナノプロセッサ算術論理演算回路への応用(AWAD2003 : 先端デバイスの基礎と応用に関するアジアワークショツプ)
葛西 誠也, 湯元 美樹, 田村 隆博, 長谷川 英機,
PDFダウンロードページ PDFダウンロードページへ
抄録(和) ヘキサゴナル量子二分決定グラフ(BDD)回路技術をベースにした論理サブシステムの設計と実装,および,次世代の超小型・低消費電カデジタル演算ユニットであるナノプロセッサヘの応用について検討した.加算器,減算器,比較器などのサブシステムを設計し. GaAsヘキサゴナルナノ細線ネットワーク構造をショットキーラップゲートで制御する手法で回路実装を試みた.1000万素子/cm^2以上のBDDデバイス集積化が可能なプロセスを開発するとともに,試作した2ビット加算器において正しい演算出力を得た.さらに,8命令2ビット算術論理演算ユニット(ALU)を, Si CMOSゲートと比較し少ない素子数で設計した.
抄録(英) Utilizing a hexagonal binary-decision diagram (BDD) quantum circuit technology, design, implementation and application of logic subsystems are studied for next-generation ultra-small and ultra-low power digital processing units, nanoprocessors. Subsystems including adders, substractors and comparators are successfully designed on hexagonal networks without branch crossover. 2 and 4 bit adders are fabricated on GaAs-based hexagonal nanowire networks controlled by Schottky wrap gate (WPG) with an effective device density over 10 million/cm^2. Correct operation of the 2-bit adder is obtained. A BDD 2-bit arithmetic logic unit (AUL) is designed with small device count compared with that in Si CMOS ALUs.
キーワード(和) BDD / GaAs / ショットキーラップゲート / 量子ナノデバイス / サブシステム / ナノ細線ネットワーク
キーワード(英) BDD / GaAs / Schottky wrap gate / quantum nanodevice / subsystem / nanowire network
資料番号 ED2003-100,SDM2003-111
発行日

研究会情報
研究会 SDM
開催期間 2003/6/25(から1日開催)
開催地(和)
開催地(英)
テーマ(和)
テーマ(英)
委員長氏名(和)
委員長氏名(英)
副委員長氏名(和)
副委員長氏名(英)
幹事氏名(和)
幹事氏名(英)
幹事補佐氏名(和)
幹事補佐氏名(英)

講演論文情報詳細
申込み研究会 Silicon Device and Materials (SDM)
本文の言語 ENG
タイトル(和) ヘキサゴナル量子BDD論理サブシステムの設計・実装とナノプロセッサ算術論理演算回路への応用(AWAD2003 : 先端デバイスの基礎と応用に関するアジアワークショツプ)
サブタイトル(和)
タイトル(英) Design and Implementation of Hexagonal Quantum BDD Logic Subsystems for Nanoprocessor Arithmetic Logic Processing(AWAD2003 : Asia-Pacific Workshop on Fundamental and Application of Advanced Semiconductor Devices)
サブタイトル(和)
キーワード(1)(和/英) BDD / BDD
キーワード(2)(和/英) GaAs / GaAs
キーワード(3)(和/英) ショットキーラップゲート / Schottky wrap gate
キーワード(4)(和/英) 量子ナノデバイス / quantum nanodevice
キーワード(5)(和/英) サブシステム / subsystem
キーワード(6)(和/英) ナノ細線ネットワーク / nanowire network
第 1 著者 氏名(和/英) 葛西 誠也 / Seiya KASAI
第 1 著者 所属(和/英) 北海道大学量子集積エレクトロニクス研究センターおよび工学研究科電子情報工学専攻
Research Center for Integrated Quantum Electronics and Graduate School of Electronics and Information Engineering, Hokkaido University
第 2 著者 氏名(和/英) 湯元 美樹 / Miki YUMOTO
第 2 著者 所属(和/英) 北海道大学量子集積エレクトロニクス研究センターおよび工学研究科電子情報工学専攻
Research Center for Integrated Quantum Electronics and Graduate School of Electronics and Information Engineering, Hokkaido University
第 3 著者 氏名(和/英) 田村 隆博 / Takahiro TAMURA
第 3 著者 所属(和/英) 北海道大学量子集積エレクトロニクス研究センターおよび工学研究科電子情報工学専攻
Research Center for Integrated Quantum Electronics and Graduate School of Electronics and Information Engineering, Hokkaido University
第 4 著者 氏名(和/英) 長谷川 英機 / Hideki HASEGAWA
第 4 著者 所属(和/英) 北海道大学量子集積エレクトロニクス研究センターおよび工学研究科電子情報工学専攻
Research Center for Integrated Quantum Electronics and Graduate School of Electronics and Information Engineering, Hokkaido University
発表年月日 2003/6/25
資料番号 ED2003-100,SDM2003-111
巻番号(vol) vol.103
号番号(no) 164
ページ範囲 pp.-
ページ数 4
発行日