講演名 2004/3/11
Responsive Multithreaded Processorの全体設計(<特集>実時間処理,組込システム及び一般)
山崎 信行,
PDFダウンロードページ PDFダウンロードページへ
抄録(和) 本論文は,並列分散リアルタイム処理用Responsive Multithreaded (RMT) Processorの全体設計について述べる.RMT Processorは,並列分散リアルタイム処理に必要な機能のほとんどを1チップに集積したシステムLSIである.具体的には,1チップにリアルタイム処理機能(RMT PU, Cache, etc.),リアルタイム通信機能(responsive Link II),コンピュータ用周辺機能(DDR SDRAM I/Fs, DMAC, PCI64, USB2.0, IEEE1394, etc.),制御用周辺機能(PWM Generators, Pulse Counters, etc.)を集積している.RMT Processorは,リアルタイムスケジューラにより優先度付けされた処理や通信を,優先度に従い,通信や処理の追い越しまたは調停を行うことによって,リアルタイム通信/処理を実現した.時間粒度を非常に小さく高精度に行うことを可能にしたと同時に,高機能・高性能と低消費電力の両立を実現して,大規模な並列分散リアルタイムシステムを構築可能にした.
抄録(英) This paper describes the total design of Responsive MultiThreaded (RMT) Processor for parallel/distributed real-time processing. RMT Processor is a system LSI that integrates almost all functions for parallel/distributed real-time processing. Concretely, RMT Processor integrates real-time processing functions (RMT PU, Cache, etc.), a real-time communication function (Responsive Link II), computer peripherals (DDR SDRAM I/Fs, DMAC, PCI64, USB2.0, IEEE1394, etc.), and control peripherals (PWM Generators, Pulse Counters, etc.). RMT Processor can execute real-time tasks and communications prioritized by the real-time scheduler, overtaking and/or arbitrating them by hardware, so that real-time processing and communication can be realized. RMT Processor also realizes both high performance and low power. Large scale parallel/distributed real-time systems can be realized by using RMT Processors.
キーワード(和) リアルタイム / マルチスレッド / レスポンシブリンク / システムLSI
キーワード(英) Real-Time / Multithraed / Responsive Link / System LSI / RMT
資料番号 CPSY2003-46
発行日

研究会情報
研究会 CPSY
開催期間 2004/3/11(から1日開催)
開催地(和)
開催地(英)
テーマ(和)
テーマ(英)
委員長氏名(和)
委員長氏名(英)
副委員長氏名(和)
副委員長氏名(英)
幹事氏名(和)
幹事氏名(英)
幹事補佐氏名(和)
幹事補佐氏名(英)

講演論文情報詳細
申込み研究会 Computer Systems (CPSY)
本文の言語 JPN
タイトル(和) Responsive Multithreaded Processorの全体設計(<特集>実時間処理,組込システム及び一般)
サブタイトル(和)
タイトル(英) Total Design of Responsive Multithreaded Processor
サブタイトル(和)
キーワード(1)(和/英) リアルタイム / Real-Time
キーワード(2)(和/英) マルチスレッド / Multithraed
キーワード(3)(和/英) レスポンシブリンク / Responsive Link
キーワード(4)(和/英) システムLSI / System LSI
第 1 著者 氏名(和/英) 山崎 信行 / Nobuyuki YAMASAKI
第 1 著者 所属(和/英) 慶應義塾大学理工学部
Faculty of Science and Technology, Keio University
発表年月日 2004/3/11
資料番号 CPSY2003-46
巻番号(vol) vol.103
号番号(no) 735
ページ範囲 pp.-
ページ数 6
発行日