講演名 2004/2/27
10Gbps 8×8入出力バッファ型パケットスイッチの開発(セッション14)
山田 浩利, 中村 浩, 北市 隆一, 古谷 信司, 勝田 喬雄, 小林 信之, 鹿間 敏弘, 大島 一能,
PDFダウンロードページ PDFダウンロードページへ
抄録(和) 10Gbpsの高速回線を収容し、80Gbpsの交換容量を有し、1回線当たり数十Mバイトクラスの大容量バッファを搭載するノンブロッキングパケットスイッチを、低コストで実現する新しい入出力バッファ型スイッチアーキテクチャ「SPRING」を提案する。提案アーキテクチャは、トラヒック制御機能に優れた集中型スケジューラを備え、その上に搭載された独自スケジューリングアルゴリズム「少パス候補優先選択アルゴリズム」により、高スループットを実現している。さらに、CMOSテクノロジで開発したSPRINGアーキテクチャ準拠のスイッテLSIと、それを搭載したIPスイッチングノードの試作機を紹介する。
抄録(英) We propose a new high-throughput, low-cost and non-blocking (work-conserving) packet switching architecture based on the combined input-output queuing, which is code-named "SPRING". It employs large input buffers, small output buffers and a centralized scheduler superior in traffic control functions. As the system performance is heavily dependent on a scheduling algorithm adopted by the scheduler, we propose a new scheduling algorithm "Fewer-Candidates Selected-First (FCSF) scheduling algorithm" to achieve high throughput. This paper also reports implementation of the switch chip based on SPRING architecture using CMOS technology and a prototype of an IP switching node, which offers 80 Gbps switching capacity with 10 Gbps line interfaces.
キーワード(和) lOGbps / 入出力バッファ型 / パケットスイッチ / スケジューリングアルゴリズム
キーワード(英) lOGbps / Combined Input-Output Queued / Packet Switch / Scheduling Algorithm
資料番号 NS2003-376,IN2003-331
発行日

研究会情報
研究会 NS
開催期間 2004/2/27(から1日開催)
開催地(和)
開催地(英)
テーマ(和)
テーマ(英)
委員長氏名(和)
委員長氏名(英)
副委員長氏名(和)
副委員長氏名(英)
幹事氏名(和)
幹事氏名(英)
幹事補佐氏名(和)
幹事補佐氏名(英)

講演論文情報詳細
申込み研究会 Network Systems(NS)
本文の言語 JPN
タイトル(和) 10Gbps 8×8入出力バッファ型パケットスイッチの開発(セッション14)
サブタイトル(和)
タイトル(英) Development of an 80 Gbps Combined Input-Output Queued Packet Switch with 10 Gbps Interfaces
サブタイトル(和)
キーワード(1)(和/英) lOGbps / lOGbps
キーワード(2)(和/英) 入出力バッファ型 / Combined Input-Output Queued
キーワード(3)(和/英) パケットスイッチ / Packet Switch
キーワード(4)(和/英) スケジューリングアルゴリズム / Scheduling Algorithm
第 1 著者 氏名(和/英) 山田 浩利 / Hirotoshi YAMADA
第 1 著者 所属(和/英) 三菱電機株式会社情報技術総合研究所
Information Technology R&D Center, Mitsubishi Electric Corporation
第 2 著者 氏名(和/英) 中村 浩 / Hiroshi NAKAMURA
第 2 著者 所属(和/英) 三菱電機株式会社情報技術総合研究所
Information Technology R&D Center, Mitsubishi Electric Corporation
第 3 著者 氏名(和/英) 北市 隆一 / Ryuichi KITAICHI
第 3 著者 所属(和/英) 三菱電機株式会社情報技術総合研究所
Information Technology R&D Center, Mitsubishi Electric Corporation
第 4 著者 氏名(和/英) 古谷 信司 / Shinji FURUYA
第 4 著者 所属(和/英) 三菱電機株式会社情報技術総合研究所
Information Technology R&D Center, Mitsubishi Electric Corporation
第 5 著者 氏名(和/英) 勝田 喬雄 / Takao KATSUTA
第 5 著者 所属(和/英) 三菱電機株式会社情報技術総合研究所
Information Technology R&D Center, Mitsubishi Electric Corporation
第 6 著者 氏名(和/英) 小林 信之 / Nobuyuki KOBAYASHI
第 6 著者 所属(和/英) 三菱電機株式会社電子システム事業本部
Electronic Systems Group, Mitsubishi Electric Corporation
第 7 著者 氏名(和/英) 鹿間 敏弘 / Toshihiro SHIKAMA
第 7 著者 所属(和/英) 三菱電機株式会社情報技術総合研究所
Information Technology R&D Center, Mitsubishi Electric Corporation
第 8 著者 氏名(和/英) 大島 一能 / Kazuyoshi OSHIMA
第 8 著者 所属(和/英) 三菱電機株式会社情報技術総合研究所
Information Technology R&D Center, Mitsubishi Electric Corporation
発表年月日 2004/2/27
資料番号 NS2003-376,IN2003-331
巻番号(vol) vol.103
号番号(no) 690
ページ範囲 pp.-
ページ数 6
発行日