講演名 | 2019-01-31 高位合成による専用命令実装手法の予備的評価 岩本 凌大(豊橋技科大), 藤枝 直輝(豊橋技科大), 市川 周一(豊橋技科大), 坂本 譲二(豊橋技科大), |
---|---|
PDFダウンロードページ | PDFダウンロードページへ |
抄録(和) | ソフトウェアの処理手順などの知的財産権や技術的ノウハウの保護は重要な課題である.坂本ら(2018)は,ソフトウェアの秘匿性を向上するため,応用プログラムの一部の関数を命令セットシミュレータに組み入れ,専用命令をもつソフトプロセッサとして高位合成することを提案した.本稿では,この手法の適用可能性を示すため,CHStone ベンチマークの各プログラムにこの手法を適用する.秘匿対象の関数を選択する際の基準として,処理時間が大きな関数を優先して選択し,実行時間への影響を評価する. |
抄録(英) | Protection of intellectual properties and technical know-how is an important issue.In our previous work, we proposed implementing some functions of software as special Instructions of a soft processor generated from an instruction set simulator by using high level synthesis.In this research, we examine this method by applying it to each program of CHStone benchmark.As a criterion for selecting functions to be concealed, a function with a long processing time is preferentially selected, and the influence on the execution time is evaluated. |
キーワード(和) | FPGA / 特殊化 / ソフトプロセッサ |
キーワード(英) | FPGA / specialization / soft-processor |
資料番号 | VLD2018-88,CPSY2018-98,RECONF2018-62 |
発行日 | 2019-01-23 (VLD, CPSY, RECONF) |
研究会情報 | |
研究会 | IPSJ-SLDM / RECONF / VLD / CPSY / IPSJ-ARC |
---|---|
開催期間 | 2019/1/30(から2日開催) |
開催地(和) | 慶応義塾大学 日吉キャンパス 来往舎 |
開催地(英) | Raiosha, Hiyoshi Campus, Keio University |
テーマ(和) | FPGA応用および一般 |
テーマ(英) | FPGA Applications, etc. |
委員長氏名(和) | 田宮 豊(富士通研) / 本村 真人(北大) / 峯岸 孝行(三菱電機) / 中野 浩嗣(広島大) / 井上 弘士(九大) |
委員長氏名(英) | Yutaka Tamiya(Fujitsu Lab.) / Masato Motomura(Hokkaido Univ.) / Noriyuki Minegishi(Mitsubishi Electric) / Koji Nakano(Hiroshima Univ.) / Koji Inoue(Kyushu Univ.) |
副委員長氏名(和) | / 柴田 裕一郎(長崎大) / 佐野 健太郎(理研) / 戸川 望(早大) / 入江 英嗣(東大) / 三吉 貴史(富士通研) |
副委員長氏名(英) | / Yuichiro Shibata(Nagasaki Univ.) / Kentaro Sano(RIKEN) / Nozomu Togawa(Waseda Univ.) / Hidetsugu Irie(Univ. of Tokyo) / Takashi Miyoshi(Fujitsu) |
幹事氏名(和) | 柴田 誠也(NEC) / 密山 幸男(高知工科大) / 細谷 英一(NTT) / 谷川 一哉(広島市大) / 三好 健文(イーツリーズ・ジャパン) / 新田 高庸(NTT) / 小平 行秀(会津大) / 大川 猛(宇都宮大) / 高前田 伸也(北大) / 近藤 正章(東大) / 塩谷 亮太(名大) / 田中 美帆(富士通研) / 長谷川 揚平(東芝メモリ) |
幹事氏名(英) | Seiya Shibata(NEC) / Yukio Mitsuyama(Kochi Univ. of Tech.) / Eiichi Hosoya(NTT) / Kazuya Tanigawa(Hiroshima City Univ.) / Takefumi Miyoshi(e-trees.Japan) / Koyo Nitta(NTT) / Yukihide Kohira(Univ. of Aizu) / Takeshi Ohkawa(Utsunomiya Univ.) / Shinya Takameda(Hokkaido Univ.) / Masaaki Kondo(Univ. of Tokyo) / Ryota Shioya(Nagoya Univ.) / Miho Tanaka(Fujitsu Lab.) / Yohei Hasegawa(Toshiba Memory) |
幹事補佐氏名(和) | / 小林 悠記(NEC) / 中原 啓貴(東工大) / / 伊藤 靖朗(広島大) / 津邑 公暁(名工大) |
幹事補佐氏名(英) | / Yuuki Kobayashi(NEC) / Hiroki Nakahara(Tokyo Inst. of Tech.) / / Yasuaki Ito(Hiroshima Univ.) / Tomoaki Tsumura(Nagoya Inst. of Tech.) |
講演論文情報詳細 | |
申込み研究会 | Special Interest Group on System and LSI Design Methodology / Technical Committee on Reconfigurable Systems / Technical Committee on VLSI Design Technologies / Technical Committee on Computer Systems / Special Interest Group on System Architecture |
---|---|
本文の言語 | JPN |
タイトル(和) | 高位合成による専用命令実装手法の予備的評価 |
サブタイトル(和) | |
タイトル(英) | Preliminary evaluation of special instruction implementation methods by high level synthesis |
サブタイトル(和) | |
キーワード(1)(和/英) | FPGA / FPGA |
キーワード(2)(和/英) | 特殊化 / specialization |
キーワード(3)(和/英) | ソフトプロセッサ / soft-processor |
第 1 著者 氏名(和/英) | 岩本 凌大 / Ryodai Iwamoto |
第 1 著者 所属(和/英) | 豊橋技術科学大学(略称:豊橋技科大) Toyohashi University of Technology(略称:TUT) |
第 2 著者 氏名(和/英) | 藤枝 直輝 / Naoki Fujieda |
第 2 著者 所属(和/英) | 豊橋技術科学大学(略称:豊橋技科大) Toyohashi University of Technology(略称:TUT) |
第 3 著者 氏名(和/英) | 市川 周一 / Shuichi Ichikawa |
第 3 著者 所属(和/英) | 豊橋技術科学大学(略称:豊橋技科大) Toyohashi University of Technology(略称:TUT) |
第 4 著者 氏名(和/英) | 坂本 譲二 / Joji Sakamoto |
第 4 著者 所属(和/英) | 豊橋技術科学大学(略称:豊橋技科大) Toyohashi University of Technology(略称:TUT) |
発表年月日 | 2019-01-31 |
資料番号 | VLD2018-88,CPSY2018-98,RECONF2018-62 |
巻番号(vol) | vol.118 |
号番号(no) | VLD-430,CPSY-431,RECONF-432 |
ページ範囲 | pp.101-106(VLD), pp.101-106(CPSY), pp.101-106(RECONF), |
ページ数 | 6 |
発行日 | 2019-01-23 (VLD, CPSY, RECONF) |