講演名 | 2018-07-31 3D Network-on-Chip (3D NoC)における遅延が実行時間に与える影響の評価モデルの提案 丹羽 直也(慶大), 十時 知滉(慶大), 松谷 宏紀(慶大), 鯉渕 道紘(NII), 天野 英晴(慶大), |
---|---|
PDFダウンロードページ | PDFダウンロードページへ |
抄録(和) | 本報告では、3D-NoCにおけるネットワークトポロジが性能に与える影響を、少ない計算量で見積もることができる手法を提案する。これは3次元積層プロセッサにおけるNoCのトポロジーを、現実的な時間で最適化するために提案する見積もり手法である。フルメッシュトポロジNoCを用いてアプリケーションを実行し、そのNoCのトラフィックパターンとサイクル数を測定し、与えられたNoCトポロジを利用した場合のサイクル数を計算で見積る。3DメッシュトポロジNoC上にランダムで機能を割り当てたプロセッサに対し、この評価モデルを用いて見積もった予測サイクル数とフルシステムシミュレーションで計測したサイクル数との平均絶対誤差率は約4.7%、最悪絶対誤差率は約8.5%であった。 |
抄録(英) | |
キーワード(和) | マルチコアプロセッサ / NoC / 3次元積層 / シミュレーション |
キーワード(英) | |
資料番号 | CPSY2018-22 |
発行日 | 2018-07-23 (CPSY) |
研究会情報 | |
研究会 | CPSY / DC / IPSJ-ARC |
---|---|
開催期間 | 2018/7/30(から3日開催) |
開催地(和) | 熊本市国際交流会館 |
開催地(英) | Kumamoto City International Center |
テーマ(和) | 並列/分散/協調システムとディペンダブルコンピューティングおよび一般 |
テーマ(英) | Parallel, Distributed and Cooperative Processing Systems and Dependable Computing |
委員長氏名(和) | 中野 浩嗣(広島大) / 福本 聡(首都大東京) / 五島 正裕(NII) |
委員長氏名(英) | Koji Nakano(Hiroshima Univ.) / Satoshi Fukumoto(Tokyo Metropolitan Univ.) / Masahiro Goshima(NII) |
副委員長氏名(和) | 入江 英嗣(東大) / 三吉 貴史(富士通研) / 高橋 寛(愛媛大) |
副委員長氏名(英) | Hidetsugu Irie(Univ. of Tokyo) / Takashi Miyoshi(Fujitsu) / Hiroshi Takahashi(Ehime Univ.) |
幹事氏名(和) | 大川 猛(宇都宮大) / 高前田 伸也(北大) / 金子 晴彦(東工大) / 新井 雅之(日大) / 小野 貴継(九大) / 近藤 正章(東大) / 長谷川 揚平(東芝) / 塩谷 亮太(名大) |
幹事氏名(英) | Takeshi Ohkawa(Utsunomiya Univ.) / Shinya Takameda(Hokkaido Univ.) / Haruhiko Kaneko(Tokyo Inst. of Tech.) / Masayuki Arai(Nihon Univ.) / Takatsugu Ono(Kyushu Univ.) / Masaaki Kondo(Univ. of Tokyo) / Yohei Hasegawa(Toshiba) / Ryota Shioya(Nagoya Univ.) |
幹事補佐氏名(和) | 伊藤 靖朗(広島大) / 津邑 公暁(名工大) |
幹事補佐氏名(英) | Yasuaki Ito(Hiroshima Univ.) / Tomoaki Tsumura(Nagoya Inst. of Tech.) |
講演論文情報詳細 | |
申込み研究会 | Technical Committee on Computer Systems / Technical Committee on Dependable Computing / Special Interest Group on System Architecture |
---|---|
本文の言語 | JPN-ONLY |
タイトル(和) | 3D Network-on-Chip (3D NoC)における遅延が実行時間に与える影響の評価モデルの提案 |
サブタイトル(和) | アプリケーション特性を反映したプロセッサ性能評価モデル |
タイトル(英) | |
サブタイトル(和) | * |
キーワード(1)(和/英) | マルチコアプロセッサ |
キーワード(2)(和/英) | NoC |
キーワード(3)(和/英) | 3次元積層 |
キーワード(4)(和/英) | シミュレーション |
第 1 著者 氏名(和/英) | 丹羽 直也 / Naoya Niwa |
第 1 著者 所属(和/英) | 慶應義塾大学(略称:慶大) Keio University(略称:Keio Univ.) |
第 2 著者 氏名(和/英) | 十時 知滉 / Tomohiro Totoki |
第 2 著者 所属(和/英) | 慶應義塾大学(略称:慶大) Keio University(略称:Keio Univ.) |
第 3 著者 氏名(和/英) | 松谷 宏紀 / Hiroki Matsutani |
第 3 著者 所属(和/英) | 慶應義塾大学(略称:慶大) Keio University(略称:Keio Univ.) |
第 4 著者 氏名(和/英) | 鯉渕 道紘 / Michihiro Koibuchi |
第 4 著者 所属(和/英) | 国立情報学研究所(略称:NII) National Institute of Informatics(略称:NII) |
第 5 著者 氏名(和/英) | 天野 英晴 / Hideharu Amano |
第 5 著者 所属(和/英) | 慶應義塾大学(略称:慶大) Keio University(略称:Keio Univ.) |
発表年月日 | 2018-07-31 |
資料番号 | CPSY2018-22 |
巻番号(vol) | vol.118 |
号番号(no) | CPSY-165 |
ページ範囲 | pp.127-132(CPSY), |
ページ数 | 6 |
発行日 | 2018-07-23 (CPSY) |