講演名 2018-06-15
亜種ハードウェアトロイの設計とそのニューラルネットワークを用いた検出
井上 智貴(早大), 長谷川 健人(早大), 小林 悠記(NEC), 柳澤 政生(早大), 戸川 望(早大),
PDFダウンロードページ PDFダウンロードページへ
抄録(和) 近年,急速なIoT (Internet of Things) 化により,日常の様々なものに組込みハードウェアが利用されている.組込みハードウェアの需要増加により安価な大量生産が求められるとともに製造拠点は国際化し,ハードウェアベンダは設計や製造の一部を第三者に委託するようになった. これにより悪意の回路 (ハードウェアトロイ) がハードウェアに挿入される危険性が増大している.本稿ではゲートレベルにおいてトリガ条件の異なる6種類のハードウェアトロイを設計する.さらに,設計したハードウェアトロイを通常回路に挿入し,これをニューラルネットワーク(NN)を用いて検出する.実験では,ハードウェアトロイの挿入箇所が既知となる回路をNNで学習し,学習したNNを用いて,設計したハードウェアトロイが挿入された回路を交差検証した.その結果,平均TPR (True Positive Rate) 70%,平均TNR (True Negative Rate) 90%を超える結果を得た
抄録(英)
キーワード(和) ハードウェアトロイ / デザインタイム / ゲートレベルネットリスト / 機械学習 / ニューラルネットワーク
キーワード(英)
資料番号 CAS2018-33,VLD2018-36,SIP2018-53,MSS2018-33
発行日 2018-06-07 (CAS, VLD, SIP, MSS)

研究会情報
研究会 CAS / SIP / MSS / VLD
開催期間 2018/6/14(から2日開催)
開催地(和) 北海道大学フロンティア応用科学研究棟
開催地(英) Hokkaido Univ. (Frontier Research in Applied Sciences Build.)
テーマ(和) システムと信号処理および一般
テーマ(英) System and Signal Processing, etc
委員長氏名(和) 岡崎 秀晃(湘南工科大) / 村松 正吾(新潟大) / 名嘉村 盛和(琉球大) / 峯岸 孝行(三菱電機)
委員長氏名(英) Hideaki Okazaki(Shonan Inst. of Tech.) / Shogo Muramatsu(Niigata Univ.) / Morikazu Nakamura(Univ. of Ryukyus) / Noriyuki Minegishi(Mitsubishi Electric)
副委員長氏名(和) 山脇 大造(日立) / 相川 直幸(東京理科大) / 林 和則(阪市大) / 髙井 重昌(阪大) / 戸川 望(早大)
副委員長氏名(英) Taizo Yamawaki(Hitachi) / Naoyuki Aikawa(TUS) / Kazunori Hayashi(Osaka City Univ) / Shigemasa Takai(Osaka Univ.) / Nozomu Togawa(Waseda Univ.)
幹事氏名(和) 橘 俊宏(湘南工科大) / 中村 洋平(日立) / 渡邊 修(拓殖大) / 中本 昌由(広島大学) / 豊嶋 伊知郎(東芝エネルギーシステムズ) / 金澤 尚史(阪大) / 新田 高庸(NTT) / 小平 行秀(会津大)
幹事氏名(英) Toshihiro Tachibana(Shonan Inst. of Tech.) / Yohei Nakamura(Hitachi) / Osamu Watanabe(Takushoku Univ.) / Masayoshi Nakamoto(Hiroshima Univ.) / Ichiro Toyoshima(Toshiba) / Takahumi Kanazawa(Osaka Univ.) / Koyo Nitta(NTT) / Yukihide Odaira(Aizu Univ.)
幹事補佐氏名(和) 山口 基(ルネサスエレクトロニクス) / / 金城 秀樹(沖縄大)
幹事補佐氏名(英) Motoi Yamaguchi(Renesas Electronics) / / Hideki Kinjo(Okinawa Univ.)

講演論文情報詳細
申込み研究会 Technical Committee on Circuits and Systems / Technical Committee on Signal Processing / Technical Committee on Mathematical Systems Science and its applications / Technical Committee on VLSI Design Technologies
本文の言語 JPN
タイトル(和) 亜種ハードウェアトロイの設計とそのニューラルネットワークを用いた検出
サブタイトル(和)
タイトル(英)
サブタイトル(和)
キーワード(1)(和/英) ハードウェアトロイ
キーワード(2)(和/英) デザインタイム
キーワード(3)(和/英) ゲートレベルネットリスト
キーワード(4)(和/英) 機械学習
キーワード(5)(和/英) ニューラルネットワーク
第 1 著者 氏名(和/英) 井上 智貴 / Tomotaka Inoue
第 1 著者 所属(和/英) 早稲田大学(略称:早大)
Waseda University(略称:Waseda Univ.)
第 2 著者 氏名(和/英) 長谷川 健人 / Kento Hasegawa
第 2 著者 所属(和/英) 早稲田大学(略称:早大)
Waseda University(略称:Waseda Univ.)
第 3 著者 氏名(和/英) 小林 悠記 / Yuki Kobayashi
第 3 著者 所属(和/英) 日本電気株式会社(略称:NEC)
NEC(略称:NEC)
第 4 著者 氏名(和/英) 柳澤 政生 / Masao Yanagisawa
第 4 著者 所属(和/英) 早稲田大学(略称:早大)
Waseda University(略称:Waseda Univ.)
第 5 著者 氏名(和/英) 戸川 望 / Nozomu Togawa
第 5 著者 所属(和/英) 早稲田大学(略称:早大)
Waseda University(略称:Waseda Univ.)
発表年月日 2018-06-15
資料番号 CAS2018-33,VLD2018-36,SIP2018-53,MSS2018-33
巻番号(vol) vol.118
号番号(no) CAS-82,VLD-83,SIP-84,MSS-85
ページ範囲 pp.173-178(CAS), pp.173-178(VLD), pp.173-178(SIP), pp.173-178(MSS),
ページ数 6
発行日 2018-06-07 (CAS, VLD, SIP, MSS)