講演名 2018-03-01
束データ方式による非同期式RTLモデルに対する消費エネルギー最適化の検討
仙波 翔吾(会津大), 齋藤 寛(会津大),
PDFダウンロードページ PDFダウンロードページへ
抄録(和) 本稿では,束データ方式による非同期式RTLモデルに対して2つの消費エネルギー最適化手法を検討する.1つ目は,パスに対する最大遅延の与え方である.2つ目は,マルチプレクサの制御信号の固定化による,無駄な電力消費の削減である.2つのベンチマーク回路を対象に,2つの手法を適用した上で論理合成を行い,消費エネルギーに対するそれぞれの効果を評価した.
抄録(英) In this work, we study two energy optimization methods for asynchronous RTL models with bundled-data implementation. The first is the use of the maximum delay constraints for paths. The second is the reduction of power consumption by fixing select signals for multiplexers. In the experiment, we apply the two methods for two benchmark circuits. Then, we synthesize the logic circuits for these circuits and evaluate the energy consumption.
キーワード(和) 非同期式回路 / 論理設計 / 消費エネルギー最適化
キーワード(英) Asynchronous circuits / Logic design / Energy optimization
資料番号 VLD2017-111
発行日 2018-02-21 (VLD)

研究会情報
研究会 VLD / HWS
開催期間 2018/2/28(から3日開催)
開催地(和) 沖縄県青年会館
開催地(英) Okinawa Seinen Kaikan
テーマ(和) システムオンシリコンを支える設計技術
テーマ(英)
委員長氏名(和) 越智 裕之(立命館大)
委員長氏名(英) Hiroyuki Ochi(Ritsumeikan Univ.)
副委員長氏名(和) 峯岸 孝行(三菱電機)
副委員長氏名(英) Noriyuki Minegishi(Mitsubishi Electric)
幹事氏名(和) 永山 忍(広島市大) / 新田 高庸(NTTデバイスイノベーションセンタ)
幹事氏名(英) Shinobu Nagayama(Hiroshima City Univ.) / Koyo Nitta(NTT)
幹事補佐氏名(和)
幹事補佐氏名(英)

講演論文情報詳細
申込み研究会 Technical Committee on VLSI Design Technologies / Technical Committee on Hardware Security
本文の言語 JPN
タイトル(和) 束データ方式による非同期式RTLモデルに対する消費エネルギー最適化の検討
サブタイトル(和)
タイトル(英) A Study on Energy Optimization for Asynchronous RTL Models with Bundled-data Implementation
サブタイトル(和)
キーワード(1)(和/英) 非同期式回路 / Asynchronous circuits
キーワード(2)(和/英) 論理設計 / Logic design
キーワード(3)(和/英) 消費エネルギー最適化 / Energy optimization
第 1 著者 氏名(和/英) 仙波 翔吾 / Shogo Semba
第 1 著者 所属(和/英) 会津大学(略称:会津大)
The University of Aizu(略称:UoA)
第 2 著者 氏名(和/英) 齋藤 寛 / Hiroshi Saito
第 2 著者 所属(和/英) 会津大学(略称:会津大)
The University of Aizu(略称:UoA)
発表年月日 2018-03-01
資料番号 VLD2017-111
巻番号(vol) vol.117
号番号(no) VLD-455
ページ範囲 pp.133-138(VLD),
ページ数 6
発行日 2018-02-21 (VLD)