講演名 | 2018-03-12 CSD係数FIRフィルタの回路規模の検証 西牧 駿(東京電機大), 陶山 健仁(東京電機大), |
---|---|
PDFダウンロードページ | PDFダウンロードページへ |
抄録(和) | 本研究では,CSD (Canonic Signed Digit) 係数 FIR (Finite Impulse Response) フィルタの回路規模を検証する.FIR フィルタの回路規模削減には,CSD 表現による非零桁数削減が有効である.しかし,非零桁数とハードウェア実装における回路規模の関係は不明である.そこで本研究では,FPGA (Field Programmable Gate Array) 開発ツールを用いて,CSD 係数 FIR フィルタの回路規模を検証する. |
抄録(英) | In this paper, a circuit scale of CSD (Canonic Signed Digit) coefficient FIR (Finite Impulse Response)filters is verified. In order to reduce the circuit scale of FIR filters, it is effective to decrease the number of nonzero digits using the CSD representation. However, a relationship between the number of nonzero digits and the circuit scale in a hardware implementation is unknown. Therefore, the circuit scale of CSD coefficient FIR Filters is verified using FPGA (Field Programmable Gate Array) development tool. |
キーワード(和) | FIRフィルタ |
キーワード(英) | FIR filters |
資料番号 | CAS2017-136,CS2017-90 |
発行日 | 2018-03-05 (CAS, CS) |
研究会情報 | |
研究会 | CS / CAS |
---|---|
開催期間 | 2018/3/12(から2日開催) |
開催地(和) | 九州大学 西新プラザ |
開催地(英) | Nishijin Plaza, Kyushu University |
テーマ(和) | ネットワークプロセッサ,通信のための信号処理回路,無線LAN/PAN,一般 |
テーマ(英) | Network processor, Signal processing and circuits for communications, Wireless LAN / PAN, etc. |
委員長氏名(和) | 横谷 哲也(金沢工大) / 平木 充(ルネサス エレクトロニクス) |
委員長氏名(英) | Tetsuya Yokotani(Kanazawa Inst. of Tech.) / Mitsuru Hiraki(Renesas) |
副委員長氏名(和) | 中里 秀則(早大) / 岡崎 秀晃(湘南工科大) |
副委員長氏名(英) | Hidenori Nakazato(Waseda Univ.) / Hideaki Okazaki(Shonan Inst. of Tech.) |
幹事氏名(和) | 牟田 修(九大) / 藤原 正満(NTT) / 山口 基(ルネサスシステムデザイン) / 橘 俊宏(湘南工科大) |
幹事氏名(英) | Osamu Muta(Kyushu Univ.) / Masamichi Fujiwara(NTT) / Motoi Yamaguchi(Renesas) / Toshihiro Tachibana(Shonan Inst. of Tech.) |
幹事補佐氏名(和) | 金井 謙治(早稲田大) / 原 一貴(NTT) / 中村 洋平(日立) |
幹事補佐氏名(英) | Kenji Kanai(Waseda Univ.) / Kazutaka Hara(NTT) / Yohei Nakamura(Hitachi) |
講演論文情報詳細 | |
申込み研究会 | Technical Committee on Communication Systems / Technical Committee on Circuits and Systems |
---|---|
本文の言語 | JPN |
タイトル(和) | CSD係数FIRフィルタの回路規模の検証 |
サブタイトル(和) | |
タイトル(英) | Verification of Circuit Scale of CSD Coefficient FIR Filters |
サブタイトル(和) | |
キーワード(1)(和/英) | FIRフィルタ / FIR filters |
第 1 著者 氏名(和/英) | 西牧 駿 / Shun Nishimaki |
第 1 著者 所属(和/英) | 東京電機大学(略称:東京電機大) Tokyo Denki University(略称:Tokyo Denki Univ.) |
第 2 著者 氏名(和/英) | 陶山 健仁 / Kenji Suyama |
第 2 著者 所属(和/英) | 東京電機大学(略称:東京電機大) Tokyo Denki University(略称:Tokyo Denki Univ.) |
発表年月日 | 2018-03-12 |
資料番号 | CAS2017-136,CS2017-90 |
巻番号(vol) | vol.117 |
号番号(no) | CAS-503,CS-504 |
ページ範囲 | pp.19-24(CAS), pp.19-24(CS), |
ページ数 | 6 |
発行日 | 2018-03-05 (CAS, CS) |