講演名 2018-01-19
マイクロストリップ線路における遠端クロストーク低減技術の検討
森 慶明(佐賀大), 木原 大輔(佐賀大), 佐々木 伸一(佐賀大),
PDFダウンロードページ PDFダウンロードページへ
抄録(和) 線間に容量を付加する方法としてチップコンデンサを用いる場合,線路定数から求めた計算による最適容量値と波形解析による最適容量値の間には若干の差があった.本報告では,差の要因の検討を進めるとともに,複数個分散付加した場合の最適付加位置において,近端クロストークも考慮に入れ最適な付加位置について検討した.検討の結果,コンデンサ部品によって隣接配線に移る波形は,付加する容量と線路特性インピーダンスの直列回路の時定数によって決まることを明らかにした.さらに,遠端側近くにコンデンサ部品を付加したほうが良いのと見通しを得た.
抄録(英) In recent years, with the miniaturization and multi-function-alization of information equipment, the influence of Far-End-Crosstalk (FEXT) generated in the adjacent signal line becomes a problem. In this laboratory, we are studying to add chip capacitor parts between Signal-Lines on Microstrip-Line for the purpose of reducing FEXT. However ,Between the optimum capacitance value calculated by line constant and the optimum capacitance value by waveform analysis has some difference. In this paper, attention is paid to the addition method of capacitor parts and the difference is shown. Keywords Far-end-CrossTalk, Microstrip-Line, chip-capacitor
キーワード(和) 遠端クロストーク / マイクロストリップ線路 / コンデンサ部品
キーワード(英) Far-end-CrossTalk / Microstrip-Line / chip-capacitor
資料番号 EMCJ2017-104
発行日 2018-01-11 (EMCJ)

研究会情報
研究会 EMCJ
開催期間 2018/1/18(から2日開催)
開催地(和) 倉敷市芸文館
開催地(英)
テーマ(和) 通信,PCB,情報セキュリティ,EMC一般
テーマ(英) Communication, PCB, Information Security, EMC
委員長氏名(和) 和田 修己(京大)
委員長氏名(英) Osami Wada(Kyoto Univ.)
副委員長氏名(和) 王 建青(名工大)
副委員長氏名(英) Kensei Oh(Nagoya Inst. of Tech.)
幹事氏名(和) 森岡 健浩(産総研) / 白木 康博(三菱電機)
幹事氏名(英) Takehiro Morioka(AIST) / Yasuhiro Shiraki(Mitsubishi Electric)
幹事補佐氏名(和) 山本 真一郎(兵庫県立大) / 佐々木 智江(パナソニック) / 長澤 忍(三菱電機)
幹事補佐氏名(英) Shinichiro Yamamoto(Univ. of Hyogo) / Chie Sasaki(Panasonic) / Shinobu Nagasawa(Mitsubishi Electric)

講演論文情報詳細
申込み研究会 Technical Committee on Electromagnetic Compatibility
本文の言語 JPN
タイトル(和) マイクロストリップ線路における遠端クロストーク低減技術の検討
サブタイトル(和) コンデンサ部品付加
タイトル(英) Study Far-end Cross-talk Reduction Technology in Microstrip line
サブタイトル(和) Adding Chip Capacitor
キーワード(1)(和/英) 遠端クロストーク / Far-end-CrossTalk
キーワード(2)(和/英) マイクロストリップ線路 / Microstrip-Line
キーワード(3)(和/英) コンデンサ部品 / chip-capacitor
第 1 著者 氏名(和/英) 森 慶明 / Yoshiaki Mori
第 1 著者 所属(和/英) 佐賀大学(略称:佐賀大)
Saga University(略称:Saga Univ)
第 2 著者 氏名(和/英) 木原 大輔 / Daisuke Kihara
第 2 著者 所属(和/英) 佐賀大学(略称:佐賀大)
Saga University(略称:saga Univ)
第 3 著者 氏名(和/英) 佐々木 伸一 / Shinichi Sasaki
第 3 著者 所属(和/英) 佐賀大学(略称:佐賀大)
Saga University(略称:Saga Univ)
発表年月日 2018-01-19
資料番号 EMCJ2017-104
巻番号(vol) vol.117
号番号(no) EMCJ-384
ページ範囲 pp.93-98(EMCJ),
ページ数 6
発行日 2018-01-11 (EMCJ)