講演名 2017-12-14
STRAIGHTアーキテクチャの命令形式を利用したスケジューラの提案
赤木 晟也(東大), 入江 英嗣(東大), 坂井 修一(東大),
PDFダウンロードページ PDFダウンロードページへ
抄録(和) プロセッサのシングルスレッド性能は, プログラム中のクリティカルパス実行レイテンシを減少させ, 全体の実行時間を短縮する.シングルスレッド性能を向上させるプロセッサアーキテクチャとしてSTRAIGHTが開発されている.STRAIGHTは, オペランドを命令距離で指定するという独自の命令形式を採用しており, レジスタリネーミングを必要としない. これによって, 冗長な処理を削減して効率の良いOut-of-Order実行機構を構成できる.先行研究では, STRAIGHTは, HDL実装によって, 論理回路の実現可能性とリネーミング・ロジック分のハードウェア量の減少が確認されている. 本論文ではSTRAIGHTの命令形式を利用した, スケジューリングロジックの構成を提案する. 提案するSTRAIGHTのスケジューラは,従来のOoOのスケジューリングを行うスケジューラののエントリの一部を, InOに命令を発行するスケジューラとして分割する. この方式によってOoOのスケジューラのハードウェアを簡略化し拡張を容易にする.
抄録(英) The single thread performance of a processor supports the entire system capability by reducing the critical path latency of the program.STRAIGHT has been developed as a processor architecture to improve single thread performance.STRAIGHT has a unique instruction format of specyfying source operands by instruction distance. This removes register renaming and makes it possible to construct an efficient Out-of-Order execution mechanism.This paper proposes the configuration of the scheduling logic using the instruction format of STRAIGHT. The proposed STRAIGHT scheduler simplify its hardware by using the fact that the operand is expressed as instruction distance.
キーワード(和) マイクロアーキテクチャ / CPU / スケジューラ / ハードウェア
キーワード(英) microarchitecture / CPU / scheduler / hardware
資料番号 CAS2017-71,ICD2017-59,CPSY2017-68
発行日 2017-12-07 (CAS, ICD, CPSY)

研究会情報
研究会 ICD / CPSY / CAS
開催期間 2017/12/14(から2日開催)
開催地(和) アートホテル石垣島
開催地(英) Art Hotel Ishigakijima
テーマ(和) 学生・若手研究会
テーマ(英)
委員長氏名(和) 日高 秀人(ルネサス エレクトロニクス) / 中野 浩嗣(広島大) / 平木 充(ルネサス エレクトロニクス)
委員長氏名(英) Hideto Hidaka(Renesas) / Koji Nakano(Hiroshima Univ.) / Mitsuru Hiraki(Renesas)
副委員長氏名(和) 永田 真(神戸大) / 入江 英嗣(東大) / 三吉 貴史(富士通研) / 岡崎 秀晃(湘南工科大)
副委員長氏名(英) Makoto Nagata(Kobe Univ.) / Hidetsugu Irie(Univ. of Tokyo) / Takashi Miyoshi(Fujitsu) / Hideaki Okazaki(Shonan Inst. of Tech.)
幹事氏名(和) 高宮 真(東大) / 橋本 隆(パナソニック) / 大川 猛(宇都宮大) / 高前田 伸也(北大) / 山口 基(ルネサスシステムデザイン) / 橘 俊宏(湘南工科大)
幹事氏名(英) Makoto Takamiya(Univ. of Tokyo) / Takashi Hashimoto(Panasonic) / Takeshi Ohkawa(Utsunomiya Univ.) / Shinya Takameda(Hokkaido Univ.) / Motoi Yamaguchi(Renesas) / Toshihiro Tachibana(Shonan Inst. of Tech.)
幹事補佐氏名(和) 夏井 雅典(東北大) / 柘植 政利(ソシオネクスト) / 伊藤 浩之(東工大) / 範 公可(電通大) / 伊藤 靖朗(広島大) / 津邑 公暁(名工大) / 中村 洋平(日立)
幹事補佐氏名(英) Masanori Natsui(Tohoku Univ.) / Masatoshi Tsuge(Socionext) / Hiroyuki Ito(Tokyo Inst. of Tech.) / Pham Konkuha(Univ. of Electro-Comm.) / Yasuaki Ito(Hiroshima Univ.) / Tomoaki Tsumura(Nagoya Inst. of Tech.) / Yohei Nakamura(Hitachi)

講演論文情報詳細
申込み研究会 Technical Committee on Integrated Circuits and Devices / Technical Committee on Computer Systems / Technical Committee on Circuits and Systems
本文の言語 JPN-ONLY
タイトル(和) STRAIGHTアーキテクチャの命令形式を利用したスケジューラの提案
サブタイトル(和)
タイトル(英)
サブタイトル(和)
キーワード(1)(和/英) マイクロアーキテクチャ / microarchitecture
キーワード(2)(和/英) CPU / CPU
キーワード(3)(和/英) スケジューラ / scheduler
キーワード(4)(和/英) ハードウェア / hardware
第 1 著者 氏名(和/英) 赤木 晟也 / Seiya Akaki
第 1 著者 所属(和/英) 東京大学(略称:東大)
The University of Tokyo(略称:UT)
第 2 著者 氏名(和/英) 入江 英嗣 / Hidetsugu Irie
第 2 著者 所属(和/英) 東京大学(略称:東大)
The University of Tokyo(略称:UT)
第 3 著者 氏名(和/英) 坂井 修一 / Shuichi Sakai
第 3 著者 所属(和/英) 東京大学(略称:東大)
The University of Tokyo(略称:UT)
発表年月日 2017-12-14
資料番号 CAS2017-71,ICD2017-59,CPSY2017-68
巻番号(vol) vol.117
号番号(no) CAS-343,ICD-344,CPSY-345
ページ範囲 pp.43-44(CAS), pp.43-44(ICD), pp.43-44(CPSY),
ページ数 2
発行日 2017-12-07 (CAS, ICD, CPSY)