講演名 2017-12-14
オンチップ・セットアップタイム測定回路を用いた高精度スキュー調整手法の提案
神庭 直人(芝浦工大), 石井 雅樹(芝浦工大), 佐々木 昌浩(芝浦工大),
PDFダウンロードページ PDFダウンロードページへ
抄録(和) 近年,集積回路の高速化により許容できるクロックスキューが減少し,より高精度なスキュー低減システムが必要とされている.本研究では設計段階で残る僅かなスキューおよび製造過程で生じるスキューを低減するために,オンチップ・相対セットアップタイム測定回路により得られるタイミングエラー情報を用い,動的な高精度スキュー調整回路を提案する.
抄録(英) In recent years, clock skew which can be tolerated is reduced because the operating speed of integrated circuits increase, therefore high precision skew reduction system is required. In this study, we propose a dynamic high precision skew adjustment circuit using timing error information measured by the on-chip relative setup time measurement circuit in order to reduce the slight skew remaining in the design stage and the skew caused by the manufacturing process.
キーワード(和) programmable delay line / skew adjustment / tspc d-ff / setup time
キーワード(英) programmable delay line / skew adjustment / tspc d-ff / setup time
資料番号 CAS2017-84,ICD2017-72,CPSY2017-81
発行日 2017-12-07 (CAS, ICD, CPSY)

研究会情報
研究会 ICD / CPSY / CAS
開催期間 2017/12/14(から2日開催)
開催地(和) アートホテル石垣島
開催地(英) Art Hotel Ishigakijima
テーマ(和) 学生・若手研究会
テーマ(英)
委員長氏名(和) 日高 秀人(ルネサス エレクトロニクス) / 中野 浩嗣(広島大) / 平木 充(ルネサス エレクトロニクス)
委員長氏名(英) Hideto Hidaka(Renesas) / Koji Nakano(Hiroshima Univ.) / Mitsuru Hiraki(Renesas)
副委員長氏名(和) 永田 真(神戸大) / 入江 英嗣(東大) / 三吉 貴史(富士通研) / 岡崎 秀晃(湘南工科大)
副委員長氏名(英) Makoto Nagata(Kobe Univ.) / Hidetsugu Irie(Univ. of Tokyo) / Takashi Miyoshi(Fujitsu) / Hideaki Okazaki(Shonan Inst. of Tech.)
幹事氏名(和) 高宮 真(東大) / 橋本 隆(パナソニック) / 大川 猛(宇都宮大) / 高前田 伸也(北大) / 山口 基(ルネサスシステムデザイン) / 橘 俊宏(湘南工科大)
幹事氏名(英) Makoto Takamiya(Univ. of Tokyo) / Takashi Hashimoto(Panasonic) / Takeshi Ohkawa(Utsunomiya Univ.) / Shinya Takameda(Hokkaido Univ.) / Motoi Yamaguchi(Renesas) / Toshihiro Tachibana(Shonan Inst. of Tech.)
幹事補佐氏名(和) 夏井 雅典(東北大) / 柘植 政利(ソシオネクスト) / 伊藤 浩之(東工大) / 範 公可(電通大) / 伊藤 靖朗(広島大) / 津邑 公暁(名工大) / 中村 洋平(日立)
幹事補佐氏名(英) Masanori Natsui(Tohoku Univ.) / Masatoshi Tsuge(Socionext) / Hiroyuki Ito(Tokyo Inst. of Tech.) / Pham Konkuha(Univ. of Electro-Comm.) / Yasuaki Ito(Hiroshima Univ.) / Tomoaki Tsumura(Nagoya Inst. of Tech.) / Yohei Nakamura(Hitachi)

講演論文情報詳細
申込み研究会 Technical Committee on Integrated Circuits and Devices / Technical Committee on Computer Systems / Technical Committee on Circuits and Systems
本文の言語 JPN
タイトル(和) オンチップ・セットアップタイム測定回路を用いた高精度スキュー調整手法の提案
サブタイトル(和)
タイトル(英) Proposal of high precision skew adjustment method with an on-chip setup time measurement circuit
サブタイトル(和)
キーワード(1)(和/英) programmable delay line / programmable delay line
キーワード(2)(和/英) skew adjustment / skew adjustment
キーワード(3)(和/英) tspc d-ff / tspc d-ff
キーワード(4)(和/英) setup time / setup time
第 1 著者 氏名(和/英) 神庭 直人 / Naoto Kamba
第 1 著者 所属(和/英) 芝浦工業大学(略称:芝浦工大)
Shibaura Institute of Technology(略称:SIT)
第 2 著者 氏名(和/英) 石井 雅樹 / Masaki Ishii
第 2 著者 所属(和/英) 芝浦工業大学(略称:芝浦工大)
Shibaura Institute of Technology(略称:SIT)
第 3 著者 氏名(和/英) 佐々木 昌浩 / Masahiro Sasaki
第 3 著者 所属(和/英) 芝浦工業大学(略称:芝浦工大)
Shibaura Institute of Technology(略称:SIT)
発表年月日 2017-12-14
資料番号 CAS2017-84,ICD2017-72,CPSY2017-81
巻番号(vol) vol.117
号番号(no) CAS-343,ICD-344,CPSY-345
ページ範囲 pp.97-97(CAS), pp.97-97(ICD), pp.97-97(CPSY),
ページ数 1
発行日 2017-12-07 (CAS, ICD, CPSY)