講演名 2017-09-25
COTSベース通信キャリア装置のHW/SW協調設計におけるFPGA動的部分再構成技術の適用性検討
保米本 徹(NTT), 石井 久治(NTT), 松田 俊哉(NTT), 片山 勝(NTT), 松村 和之(NTT),
PDFダウンロードページ PDFダウンロードページへ
抄録(和) 通信キャリア特有のネットワーク機能をOpenCL C言語などを用いてFPGAアクセラレータボード上にプログラミングして用いる装置アーキテクチャにおいて,FPGAコンフィグのコンパイル時間の削減と1 FPGAでの動作中の機能更新(ISSU)を行うため,FPGA動的部分再構成(DPR)技術を用いることを検討している.本稿では,DPR対象の部分領域列の構造を1次元チェーン状とする制約を導入し,ワンライナー型に整形したコマンド列によるプログラムを行うことで利用率を上げることを提案し,その一部の実装を行った.その結果,GNU coreutils base64 をコマンド粒度の例に用いたとき,Intel Stratix V SGXEA7N FPGAの50%収容回路規模でISSU無し21段,ISSUあり12段の処理チェーンの設備が見込めることを示した.
抄録(英) The authors consider applying FPGA Dynamic Partial Reconfiguration (DPR) technique to carrier network equipment built with FPGA accelerator board and OpenCL C based programming, to achieve reduction of compiling time of circuit configuration and In Service Software Upgrade (ISSU) without using duplicated data plane. In this paper, assembling DPR areas into a straight chain and applying one-liner programming scheme are introduced and evaluated through a partial implementation of them. The result shows the DPR areas with GNU coreutils base64 command are expected to be placed 21 stages without ISSU and 12 stages with ISSU on Intel Stratix V SGXEA7N FPGA with 50% utilization.
キーワード(和) ネットワーク処理 / FPGA 動的部分再構成 / インサービスソフトウェアアップグレード
キーワード(英) Network Processing / FPGA Dynamic Partial Reconfiguration / In Service Software Upgrade
資料番号 RECONF2017-25
発行日 2017-09-18 (RECONF)

研究会情報
研究会 RECONF
開催期間 2017/9/25(から2日開催)
開催地(和) (株)ドワンゴ
開催地(英) DWANGO Co., Ltd.
テーマ(和) リコンフィギャラブルシステム、一般
テーマ(英) Reconfigurable Systems, etc.
委員長氏名(和) 本村 真人(北大)
委員長氏名(英) Masato Motomura(Hokkaido Univ.)
副委員長氏名(和) 柴田 裕一郎(長崎大) / 佐野 健太郎(東北大)
副委員長氏名(英) Yuichiro Shibata(Nagasaki Univ.) / Kentaro Sano(Tohoku Univ.)
幹事氏名(和) 谷川 一哉(広島市大) / 三好 健文(イーツリーズ・ジャパン)
幹事氏名(英) Kazuya Tanigawa(Hiroshima City Univ.) / Takefumi Miyoshi(e-trees.Japan)
幹事補佐氏名(和) 小林 悠記(NEC) / 中原 啓貴(東工大)
幹事補佐氏名(英) Yuuki Kobayashi(NEC) / Hiroki Nakahara(Tokyo Inst. of Tech.)

講演論文情報詳細
申込み研究会 Technical Committee on Reconfigurable Systems
本文の言語 JPN
タイトル(和) COTSベース通信キャリア装置のHW/SW協調設計におけるFPGA動的部分再構成技術の適用性検討
サブタイトル(和)
タイトル(英) A Study of Applicability of FPGA Dynamic Partial Reconfiguration Technique on COTS-based Carrier Network Equipment with HW/SW Co-design Scheme
サブタイトル(和)
キーワード(1)(和/英) ネットワーク処理 / Network Processing
キーワード(2)(和/英) FPGA 動的部分再構成 / FPGA Dynamic Partial Reconfiguration
キーワード(3)(和/英) インサービスソフトウェアアップグレード / In Service Software Upgrade
第 1 著者 氏名(和/英) 保米本 徹 / Toru Homemoto
第 1 著者 所属(和/英) 日本電信電話株式会社(略称:NTT)
Nippon Telegraph and Telephone Corporation(略称:NTT)
第 2 著者 氏名(和/英) 石井 久治 / Hisaharu Ishii
第 2 著者 所属(和/英) 日本電信電話株式会社(略称:NTT)
Nippon Telegraph and Telephone Corporation(略称:NTT)
第 3 著者 氏名(和/英) 松田 俊哉 / Toshiya Matsuda
第 3 著者 所属(和/英) 日本電信電話株式会社(略称:NTT)
Nippon Telegraph and Telephone Corporation(略称:NTT)
第 4 著者 氏名(和/英) 片山 勝 / Masaru Katayama
第 4 著者 所属(和/英) 日本電信電話株式会社(略称:NTT)
Nippon Telegraph and Telephone Corporation(略称:NTT)
第 5 著者 氏名(和/英) 松村 和之 / Kazuyuki Matsumura
第 5 著者 所属(和/英) 日本電信電話株式会社(略称:NTT)
Nippon Telegraph and Telephone Corporation(略称:NTT)
発表年月日 2017-09-25
資料番号 RECONF2017-25
巻番号(vol) vol.117
号番号(no) RECONF-221
ページ範囲 pp.19-24(RECONF),
ページ数 6
発行日 2017-09-18 (RECONF)