講演名 2017-03-02
単層プリント基板における目標等長配線を実現するための部分配線修正手法
杉原 舜(東工大), 佐藤 真平(東工大), 高橋 篤司(東工大),
PDFダウンロードページ PDFダウンロードページへ
抄録(和) プリント基板における各ネットの配線は遅延やノイズなどの要求を満たすため、それぞれ目標とする配線長を達成する必要がある。近年、各ネットの目標配線長を達成するため様々な配線手法が提案され、良い配線結果が得られているが誤差を持つ配線が残っている。そこで本研究では、誤差配線以外の配線長を変えず配線経路を変更し、誤差配線の配線長を修正することで目標配線長を達成する配線修正手法を提案する。計算機実験において,誤差平均や最悪誤差を評価し,提案手法はネット数が少ない配線パターンにおいて誤差をほぼなくすことができた.
抄録(英) In printed circuit board, to meet requirements such as delay and noise, routing of each net is necessary to achieve its target length. In recent years, various routing methods have been proposed to achieve the target length of each net, andgood routing results are obtained, but a net with error remains. In this work, a route modification method to achieve the target length by correcting the wire length of error net without changing the wire length of the other nets is proposed. From the experiments, we found that our proposed method correctsalmost all of errors in the case of a pattern which the number of netsis not so much.
キーワード(和) プリント基板 / 一層 / 配線修正
キーワード(英) printed circuit board / single layer / route modification
資料番号 VLD2016-114
発行日 2017-02-22 (VLD)

研究会情報
研究会 VLD
開催期間 2017/3/1(から3日開催)
開催地(和) 沖縄県青年会館
開催地(英) Okinawa Seinen Kaikan
テーマ(和) システムオンシリコンを支える設計技術
テーマ(英)
委員長氏名(和) 竹中 崇(NEC)
委員長氏名(英) Takashi Takenana(NEC)
副委員長氏名(和) 越智 裕之(立命館大)
副委員長氏名(英) Hiroyuki Ochi(Ritsumeikan Univ.)
幹事氏名(和) 福田 大輔(富士通研) / 永山 忍(広島市大)
幹事氏名(英) Daisuke Fukuda(Fujitsu Labs.) / Shinobu Nagayama(Hiroshima City Univ.)
幹事補佐氏名(和) Parizy Matthieu(富士通研)
幹事補佐氏名(英) Parizy Matthieu(Fujitsu Labs.)

講演論文情報詳細
申込み研究会 Technical Committee on VLSI Design Technologies
本文の言語 JPN
タイトル(和) 単層プリント基板における目標等長配線を実現するための部分配線修正手法
サブタイトル(和)
タイトル(英) Partial Route Modification Method to Realize Target Equi-length on Single Layer PCB Routing
サブタイトル(和)
キーワード(1)(和/英) プリント基板 / printed circuit board
キーワード(2)(和/英) 一層 / single layer
キーワード(3)(和/英) 配線修正 / route modification
第 1 著者 氏名(和/英) 杉原 舜 / Shun Sugihara
第 1 著者 所属(和/英) 東京工業大学(略称:東工大)
Tokyo Institute of Technology(略称:Tokyo Tech)
第 2 著者 氏名(和/英) 佐藤 真平 / Shimpei Sato
第 2 著者 所属(和/英) 東京工業大学(略称:東工大)
Tokyo Institute of Technology(略称:Tokyo Tech)
第 3 著者 氏名(和/英) 高橋 篤司 / Atsushi Takahashi
第 3 著者 所属(和/英) 東京工業大学(略称:東工大)
Tokyo Institute of Technology(略称:Tokyo Tech)
発表年月日 2017-03-02
資料番号 VLD2016-114
巻番号(vol) vol.116
号番号(no) VLD-478
ページ範囲 pp.73-78(VLD),
ページ数 6
発行日 2017-02-22 (VLD)