講演名 2017-03-09
セキュアプロセッサ利用環境におけるDMAの実現手法
鈴木 璃人(東大), 梶原 拓也(東大), 宮永 瑞紀(東大), 入江 英嗣(東大), 坂井 修一(東大),
PDFダウンロードページ PDFダウンロードページへ
抄録(和) セキュアなプログラム実行を支援するセキュアプロセッサ利用環境下において,信頼性の保証のために,従来の外部デバイスによるDMA(DirectMemory Access)の方法を直接適用することができない.本稿では信頼できる外部デバイスの存在を仮定し,本来のDMAに期待されるプロセッサからの負荷のオフロードとデータの秘匿性・完全性を両立したDMAを実現するためのモデルと設計を論じる.
抄録(英) In an environment using secure processor to support secure program execution, because of its integrity check mechanism, DMA (Direct Memory Access) method can not be directly applied. In this paper, we discuss models and designs to realize DMA executed by trusted external devices, which offload IO operation from the processor and guarantee confidentiality / integrity of data.
キーワード(和) セキュアプロセッサ / 暗号化通信 / ダイレクトメモリアクセス
キーワード(英) secure processors / encrypted computation / direct memory access
資料番号 CPSY2016-138,DC2016-84
発行日 2017-03-02 (CPSY, DC)

研究会情報
研究会 CPSY / DC / IPSJ-SLDM / IPSJ-EMB / IPSJ-ARC
開催期間 2017/3/9(から2日開催)
開催地(和) 具志川農村環境改善センター
開催地(英) Kumejima Island
テーマ(和) 組込み技術とネットワークに関するワークショップETNET2017
テーマ(英) ETNET20167
委員長氏名(和) 中島 康彦(奈良先端大) / 井上 美智子(奈良先端大) / 浜口 清治(島根大)
委員長氏名(英) Yasuhiko Nakashima(NAIST) / Michiko Inoue(NAIST) / Kiyoharu Hamaguchi(Shimane Univ.)
副委員長氏名(和) 中野 浩嗣(広島大) / 入江 英嗣(東大) / 福本 聡(首都大東京)
副委員長氏名(英) Koji Nakano(Hiroshima Univ.) / Hidetsugu Irie(Univ. of Tokyo) / Satoshi Fukumoto(Tokyo Metropolitan Univ.)
幹事氏名(和) 三吉 貴史(富士通研) / 鯉渕 道紘(NII) / 吉村 正義(京都産大) / 金子 晴彦(東工大) / 西出 岳央(東芝) / 高島 康裕(北九州市大) / 許 浩沿(パナソニックセミコンダクタソリューションズ)
幹事氏名(英) Takashi Miyoshi(Fujitsu Labs.) / Michihiro Koibuchi(NII) / Masayoshi Yoshimura(Kyoto Sangyo Univ.) / Haruhiko Kaneko(Tokyo Inst. of Tech.) / Takeo Nishide(Toshiba) / Yasuhiro Takashima(Univ. of Kitakyushu) / Ko Kyo(Panasonic)
幹事補佐氏名(和) 大川 猛(宇都宮大) / 高前田 伸也(北大)
幹事補佐氏名(英) Takeshi Ohkawa(Utsunomiya Univ.) / Shinya Takameda(Hokkaido Univ.)

講演論文情報詳細
申込み研究会 Technical Committee on Computer Systems / Technical Committee on Dependable Computing / Special Interest Group on System and LSI Design Methodology / Special Interest Group on Embedded Systems / Special Interest Group on System Architecture
本文の言語 JPN
タイトル(和) セキュアプロセッサ利用環境におけるDMAの実現手法
サブタイトル(和)
タイトル(英) Approach to Direct Memory Access for Tamper Resistant System using Secure Processor
サブタイトル(和)
キーワード(1)(和/英) セキュアプロセッサ / secure processors
キーワード(2)(和/英) 暗号化通信 / encrypted computation
キーワード(3)(和/英) ダイレクトメモリアクセス / direct memory access
第 1 著者 氏名(和/英) 鈴木 璃人 / Rihito Suzuki
第 1 著者 所属(和/英) 東京大学(略称:東大)
The University of Tokyo(略称:UTokyo)
第 2 著者 氏名(和/英) 梶原 拓也 / Takuya Kajiwara
第 2 著者 所属(和/英) 東京大学(略称:東大)
The University of Tokyo(略称:UTokyo)
第 3 著者 氏名(和/英) 宮永 瑞紀 / Mizuki Miyanaga
第 3 著者 所属(和/英) 東京大学(略称:東大)
The University of Tokyo(略称:UTokyo)
第 4 著者 氏名(和/英) 入江 英嗣 / Hidetsugu Irie
第 4 著者 所属(和/英) 東京大学(略称:東大)
The University of Tokyo(略称:UTokyo)
第 5 著者 氏名(和/英) 坂井 修一 / Shuichi Sakai
第 5 著者 所属(和/英) 東京大学(略称:東大)
The University of Tokyo(略称:UTokyo)
発表年月日 2017-03-09
資料番号 CPSY2016-138,DC2016-84
巻番号(vol) vol.116
号番号(no) CPSY-510,DC-511
ページ範囲 pp.39-44(CPSY), pp.39-44(DC),
ページ数 6
発行日 2017-03-02 (CPSY, DC)