講演名 2017-01-26
LabVIEW FPGA上でのカオスニューロンの実装化
橘 俊宏(湘南工科大), 岡崎 秀晃(湘南工科大),
PDFダウンロードページ PDFダウンロードページへ
抄録(和) 近年,FPGA (field-programmable gate array)など動的再構成可能な素子が注目を集めている.これらの半導体デバイスはプログラムすることで動作を変更することができること,動作させた場合には並列処理による高速な動作が可能であることが大きな特徴である.筆者らは,FPGA上にカオスニューロンを実装することで,高速かつ高精度な計算が実現できると考えた.これを実現するために,実装するカオスニューロンはFPGA実装に適するように,多項式近似や区分線形関数を用いた形に変形した.
抄録(英) In recent years, FPGA (field-programmable gate array) such as dynamically reconfigurable devices has attracted attention. These semiconductor devices can be changed in action by programming. Also, it features high-speed calculation by parallel processors. The authors think to possible high-speed and high-precision processing by implementing chaotic neurons on the FPGA. For this reason, chaotic neurons were transformed into a form using a polynomial approximation or piecewise linear function so as to be suitable for FPGA implementation. In this paper, we try to calculate fast and accurate by implementing chaotic neuron. Here we use FPGA of NI myRIO device for educational institutions developed by National Instrument (NI).
キーワード(和) カオスニューロン / FPGA / 区分的多項式 / 区分線形関数
キーワード(英) Chaotic neuron / FPGA / Piecewise polynomial / Piecewise linear function
資料番号 NLP2016-101
発行日 2017-01-19 (NLP)

研究会情報
研究会 NC / NLP
開催期間 2017/1/26(から2日開催)
開催地(和) 北九州学術研究都市 産学連携センター
開催地(英) Kitakyushu Foundation for the Advanement of Ind. Sci. and Tech.
テーマ(和) ニューロコンピューティングの実装および人間科学のための解析・モデル化,一般
テーマ(英) Implementation of Neuro Computing,Analysis and Modeling of Human Science, etc
委員長氏名(和) 佐藤 茂雄(東北大) / 藤坂 尚登(広島市大)
委員長氏名(英) Shigeo Sato(Tohoku Univ.) / Hisato Fujisaka(Hiroshima City Univ.)
副委員長氏名(和) 萩原 将文(慶大) / 安達 雅春(東京電機大)
副委員長氏名(英) Masafumi Hagiwara(Keio Univ.) / Masaharu Adachi(Tokyo Denki Univ.)
幹事氏名(和) 田中 宏喜(京都産大) / 青西 亨(東工大) / 和田 昌浩(甲南大) / 坪根 正(長岡技科大)
幹事氏名(英) Hiroki Tanaka(Kyoto Sangyo Univ.) / Toru Aonishi(Tokyo Inst. of Tech.) / Masahiro Wada(Konan Univ.) / Tadashi Tsubone(Nagaoka Univ. of Tech.)
幹事補佐氏名(和) 秋間 学尚(東北大) / 篠沢 佳久(慶大) / 麻原 寛之(岡山理科大) / 橘 俊宏(湘南工科大)
幹事補佐氏名(英) Hisanao Akima(Tohoku Univ.) / Yoshihisa Shinozawa(Keio Univ.) / Hiroyuki Asahara(Okayama Univ. of Science) / Toshihiro Tachibana(Shonan Inst. of Tech.)

講演論文情報詳細
申込み研究会 Technical Committee on Neurocomputing / Technical Committee on Nonlinear Problems
本文の言語 JPN
タイトル(和) LabVIEW FPGA上でのカオスニューロンの実装化
サブタイトル(和)
タイトル(英) On LabVIEW FPGA Implementation of Chaotic Neuron
サブタイトル(和)
キーワード(1)(和/英) カオスニューロン / Chaotic neuron
キーワード(2)(和/英) FPGA / FPGA
キーワード(3)(和/英) 区分的多項式 / Piecewise polynomial
キーワード(4)(和/英) 区分線形関数 / Piecewise linear function
第 1 著者 氏名(和/英) 橘 俊宏 / Toshihiro Tachibana
第 1 著者 所属(和/英) 湘南工科大学(略称:湘南工科大)
Shonan Institute of Technology(略称:Shonan Institute of Tech.)
第 2 著者 氏名(和/英) 岡崎 秀晃 / Hideaki Okazaki
第 2 著者 所属(和/英) 湘南工科大学(略称:湘南工科大)
Shonan Institute of Technology(略称:Shonan Institute of Tech.)
発表年月日 2017-01-26
資料番号 NLP2016-101
巻番号(vol) vol.116
号番号(no) NLP-423
ページ範囲 pp.25-30(NLP),
ページ数 6
発行日 2017-01-19 (NLP)