講演名 2017-01-26
高速入出力インターフェース回路試験用デジタル制御ジッタ生成回路の検討
小澤 祐喜(群馬大), 小林 春夫(群馬大), 塩田 良治(ソシオネクスト),
PDFダウンロードページ PDFダウンロードページへ
抄録(和)
抄録(英)
キーワード(和)
キーワード(英)
資料番号 CAS2016-91,ICTSSL2016-45
発行日 2017-01-19 (CAS, ICTSSL)

研究会情報
研究会 CAS / ICTSSL
開催期間 2017/1/26(から2日開催)
開催地(和) 機械振興会館
開催地(英) Kikai-Shinko-Kaikan Bldg.
テーマ(和) 学生セッション、一般
テーマ(英)
委員長氏名(和) 高橋 俊彦(新潟大) / 岡田 和則(NICT)
委員長氏名(英) Toshihiko Takahashi(Niigata Univ.) / Kazunori Okada(NICT)
副委員長氏名(和) 平木 充(ルネサス エレクトロニクス) / 田村 裕(中大) / 中野 敬介(新潟大)
副委員長氏名(英) Mitsuru Hiraki(Renesas) / Hiroshi Tamura(Chuo Univ.) / Keisuke Nakano(Niigata Univ.)
幹事氏名(和) 越田 俊介(東北大) / 山口 基(ルネサスシステムデザイン) / 川上 博(NTTドコモ) / 井ノ口 宗成(静岡大)
幹事氏名(英) Shunsuke Koshita(Tohoku Univ.) / Motoi Yamaguchi(Renesas) / Hiroshi Kawakami(NTT DoCoMo) / Munenari Inoguchi(Shizuoka Univ.)
幹事補佐氏名(和) 橘 俊宏(湘南工科大) / 中村 洋平(日立) / 佐藤 翔輔(東北大) / 和田 友孝(関西大)
幹事補佐氏名(英) Toshihiro Tachibana(Shonan Inst. of Tech.) / Yohei Nakamura(Hitachi) / Shosuke Sato(Tohoku Univ.) / Tomotaka Wada(Kansai Univ.)

講演論文情報詳細
申込み研究会 Technical Committee on Circuits and Systems / Technical Committee on Information and Communication Technologies for Safe and Secure Life
本文の言語 JPN
タイトル(和) 高速入出力インターフェース回路試験用デジタル制御ジッタ生成回路の検討
サブタイトル(和)
タイトル(英) Study of Jitter Generator with Digital Control for High-Speed I/O Interface Circuit
サブタイトル(和)
キーワード(1)(和/英)
第 1 著者 氏名(和/英) 小澤 祐喜 / Yuki Ozawa
第 1 著者 所属(和/英) 群馬大学(略称:群馬大)
Gunma University(略称:Gunma Univ.)
第 2 著者 氏名(和/英) 小林 春夫 / Haruo Kobayashi
第 2 著者 所属(和/英) 群馬大学(略称:群馬大)
Gunma University(略称:Gunma Univ.)
第 3 著者 氏名(和/英) 塩田 良治 / Ryoji Shiota
第 3 著者 所属(和/英) 株式会社ソシオネクスト(略称:ソシオネクスト)
Socionext Inc.(略称:Socionext)
発表年月日 2017-01-26
資料番号 CAS2016-91,ICTSSL2016-45
巻番号(vol) vol.116
号番号(no) CAS-421,ICTSSL-422
ページ範囲 pp.69-72(CAS), pp.69-72(ICTSSL),
ページ数 4
発行日 2017-01-19 (CAS, ICTSSL)