講演名 2017-01-24
多重ループの動的挙動解析のためのループブロックを導入したパスプロファイラの実現
菊池 祐貴(宇都宮大), 大津 金光(宇都宮大), 馬場 敬信(宇都宮大), 横田 隆史(宇都宮大), 大川 猛(宇都宮大),
PDFダウンロードページ PDFダウンロードページへ
抄録(和) 近年,特徴の異なる複数のコアアーキテクチャを同一チップ上に混載した,ヘテロジニアスマルチコアプロセッサが普及しつつある.特徴の異なるコアを有効に活用して最適な並列処理を実現するためには,並列化の対象となるプログラムの静的および動的な特性を把握することが必要である.特に,より効率的な並列処理を実現するためには動的情報の把握は必要不可欠である.そこで我々はこれまでに,ループに対してより有効な並列化を行うためのプロファイル情報を取得可能なパスプロファイラを開発した.しかし,これまでは多重ループを解析する場合に最内ループ以外の解析が困難であった.この課題を解決し,多重ループの各階層を対象とした解析を行えるようにするために,ループブロックを導入する.本稿では,多重ループの解析を可能にしたプロファイラの実現方法について述べ,動作検証の結果について述べる.
抄録(英) Recently, heterogeneous multi-core processer is spreading. We should exactly understand both staticand dynamic behavior of target programs for realizing effective parallel processing according to core with various characteristics. In particular, the acquisition of dynamic information is indispensable to realize effective parallel processing. We have developed a path profiler which can acquire profile information to realizing effective parallel processing for a loop. However, when the former profiler analyzes nested loops, there is a problem that the analysis except the most inner loop had difficult. It is possible for path profiler by the analysis for each hierarchy for nested loops by introducing a loop block. In this paper, we show the implementation of our profiler, and the operation of the profiler.
キーワード(和) 動的挙動解析 / ループブロック / ヘテロジニアスマルチコア / パスプロファイラ
キーワード(英) dynamic behavior analysis / loop block / heterogeneous multi-core
資料番号 VLD2016-85,CPSY2016-121,RECONF2016-66
発行日 2017-01-16 (VLD, CPSY, RECONF)

研究会情報
研究会 CPSY / RECONF / VLD / IPSJ-SLDM / IPSJ-ARC
開催期間 2017/1/23(から3日開催)
開催地(和) 慶大日吉キャンパス
開催地(英) Hiyoshi Campus, Keio Univ.
テーマ(和) FPGA応用および一般
テーマ(英) FPGA Applications, etc
委員長氏名(和) 中島 康彦(奈良先端大) / 渡邊 実(静岡大) / 竹中 崇(NEC) / 福井 正博(立命館大) / 五島 正裕(NII)
委員長氏名(英) Yasuhiko Nakashima(NAIST) / Minoru Watanabe(Shizuoka Univ.) / Takashi Takenana(NEC) / Masahiro Fukui(Ritsumeikan Univ.) / 五島 正裕(NII)
副委員長氏名(和) 中野 浩嗣(広島大) / 入江 英嗣(東大) / 本村 真人(北大) / 柴田 裕一郎(長崎大) / 越智 裕之(立命館大)
副委員長氏名(英) Koji Nakano(Hiroshima Univ.) / Hidetsugu Irie(Univ. of Tokyo) / Masato Motomura(Hokkaido Univ.) / Yuichiro Shibata(Nagasaki Univ.) / Hiroyuki Ochi(Ritsumeikan Univ.)
幹事氏名(和) 三吉 貴史(富士通研) / 鯉渕 道紘(NII) / 山口 佳樹(筑波大) / 谷川 一哉(広島市大) / 福田 大輔(富士通研) / 永山 忍(広島市大) / 横山 昌生(シャープ) / 高島 康裕(北九州市大) / 西出 岳央(東芝) / 小野 貴継(九大) / 近藤 正章(東大) / 長谷川 揚平(東芝) / 三輪 忍(電通大)
幹事氏名(英) Takashi Miyoshi(Fujitsu Labs.) / Michihiro Koibuchi(NII) / Yoshiki Yamaguchi(Univ. of Tsukuba) / Kazuya Tanigawa(Hiroshima City Univ.) / Daisuke Fukuda(Fujitsu Labs.) / Shinobu Nagayama(Hiroshima City Univ.) / Masao Yokoyama(Sharp) / Yasuhiro Takashima(Kitakyushu City Univ.) / Takeo Nishide(Toshiba) / 小野 貴継(九大) / 近藤 正章(東大) / 長谷川 揚平(東芝) / 三輪 忍(電通大)
幹事補佐氏名(和) 大川 猛(宇都宮大) / 高前田 伸也(北大) / 三好 健文(イーツリーズ・ジャパン) / 小林 悠記(NEC) / Parizy Matthieu(富士通研)
幹事補佐氏名(英) Takeshi Ohkawa(Utsunomiya Univ.) / Shinya Takameda(Hokkaido Univ.) / Takefumi Miyoshi(e-trees.Japan) / Yuuki Kobayashi(NEC) / Parizy Matthieu(Fujitsu Labs.)

講演論文情報詳細
申込み研究会 Technical Committee on Computer Systems / Technical Committee on Reconfigurable Systems / Technical Committee on VLSI Design Technologies / Special Interest Group on System and LSI Design Methodology / Special Interest Group on System Architecture
本文の言語 JPN
タイトル(和) 多重ループの動的挙動解析のためのループブロックを導入したパスプロファイラの実現
サブタイトル(和)
タイトル(英) Implementation of Path Profiler Using Loop Block for Dynamic Behavior Analysis of Nested Loops
サブタイトル(和)
キーワード(1)(和/英) 動的挙動解析 / dynamic behavior analysis
キーワード(2)(和/英) ループブロック / loop block
キーワード(3)(和/英) ヘテロジニアスマルチコア / heterogeneous multi-core
キーワード(4)(和/英) パスプロファイラ
第 1 著者 氏名(和/英) 菊池 祐貴 / Yuki Kikuchi
第 1 著者 所属(和/英) 宇都宮大学(略称:宇都宮大)
Utsunomiya University(略称:Utsunomiya Univ.)
第 2 著者 氏名(和/英) 大津 金光 / Kanemitsu Ootsu
第 2 著者 所属(和/英) 宇都宮大学(略称:宇都宮大)
Utsunomiya University(略称:Utsunomiya Univ.)
第 3 著者 氏名(和/英) 馬場 敬信 / Takanobu Baba
第 3 著者 所属(和/英) 宇都宮大学(略称:宇都宮大)
Utsunomiya University(略称:Utsunomiya Univ.)
第 4 著者 氏名(和/英) 横田 隆史 / Takashi Yokota
第 4 著者 所属(和/英) 宇都宮大学(略称:宇都宮大)
Utsunomiya University(略称:Utsunomiya Univ.)
第 5 著者 氏名(和/英) 大川 猛 / Takeshi Ohkawa
第 5 著者 所属(和/英) 宇都宮大学(略称:宇都宮大)
Utsunomiya University(略称:Utsunomiya Univ.)
発表年月日 2017-01-24
資料番号 VLD2016-85,CPSY2016-121,RECONF2016-66
巻番号(vol) vol.116
号番号(no) VLD-415,CPSY-416,RECONF-417
ページ範囲 pp.103-108(VLD), pp.103-108(CPSY), pp.103-108(RECONF),
ページ数 6
発行日 2017-01-16 (VLD, CPSY, RECONF)