講演名 | 2017-01-23 実数値GA専用プロセッサを用いたFIRフィルタの最適設計 塚原 彰彦(東京電機大), 金杉 昭徳(東京電機大), |
---|---|
PDFダウンロードページ | PDFダウンロードページへ |
抄録(和) | 遺伝的アルゴリズム(GA)などの進化アルゴリズムはディジタルフィルタの最適設計に応用されている.従来,この応用において進化アルゴリズムの実行はソフトウェアで行うことが多く,専用のハードウェアによって行う事例はあまり多くない.そこで本稿では,実数値GA専用プロセッサを用いてFIRフィルタを設計した事例について報告する.実数値GA専用プロセッサは,解候補の評価計算をソフトマクロ汎用CPUによって行うため,様々なフィルタをプログラムの変更だけで設計できる.また,1チップのFPGAに実装できるため,組み込み分野への応用が期待できる. |
抄録(英) | Evolutionary algorithms such as Genetic Algorithm (GA) are applied to the optimum design of digital filters. In generally, digital filter design using these methods are often implemented by software. Hardware implementation using dedicated hardware has not been reported much yet. In this paper, we report optimal design of FIR filter using RCGA processor. Since the solution candidates are evaluated by the soft macro general-purpose CPU, various filters can be designed by changing the program. Furthermore, since the RCGA processor and finite impulse response (FIR) filter are implemented in one chip FPGA, it can be expected to be applied to embedded application. |
キーワード(和) | 遺伝的アルゴリズム / 実数値GA / FIRフィルタ / FPGA |
キーワード(英) | Generic Algorithm / Real coded Generic Algorithm / FIR filter / FPGA |
資料番号 | VLD2016-71,CPSY2016-107,RECONF2016-52 |
発行日 | 2017-01-16 (VLD, CPSY, RECONF) |
研究会情報 | |
研究会 | CPSY / RECONF / VLD / IPSJ-SLDM / IPSJ-ARC |
---|---|
開催期間 | 2017/1/23(から3日開催) |
開催地(和) | 慶大日吉キャンパス |
開催地(英) | Hiyoshi Campus, Keio Univ. |
テーマ(和) | FPGA応用および一般 |
テーマ(英) | FPGA Applications, etc |
委員長氏名(和) | 中島 康彦(奈良先端大) / 渡邊 実(静岡大) / 竹中 崇(NEC) / 福井 正博(立命館大) / 五島 正裕(NII) |
委員長氏名(英) | Yasuhiko Nakashima(NAIST) / Minoru Watanabe(Shizuoka Univ.) / Takashi Takenana(NEC) / Masahiro Fukui(Ritsumeikan Univ.) / 五島 正裕(NII) |
副委員長氏名(和) | 中野 浩嗣(広島大) / 入江 英嗣(東大) / 本村 真人(北大) / 柴田 裕一郎(長崎大) / 越智 裕之(立命館大) |
副委員長氏名(英) | Koji Nakano(Hiroshima Univ.) / Hidetsugu Irie(Univ. of Tokyo) / Masato Motomura(Hokkaido Univ.) / Yuichiro Shibata(Nagasaki Univ.) / Hiroyuki Ochi(Ritsumeikan Univ.) |
幹事氏名(和) | 三吉 貴史(富士通研) / 鯉渕 道紘(NII) / 山口 佳樹(筑波大) / 谷川 一哉(広島市大) / 福田 大輔(富士通研) / 永山 忍(広島市大) / 横山 昌生(シャープ) / 高島 康裕(北九州市大) / 西出 岳央(東芝) / 小野 貴継(九大) / 近藤 正章(東大) / 長谷川 揚平(東芝) / 三輪 忍(電通大) |
幹事氏名(英) | Takashi Miyoshi(Fujitsu Labs.) / Michihiro Koibuchi(NII) / Yoshiki Yamaguchi(Univ. of Tsukuba) / Kazuya Tanigawa(Hiroshima City Univ.) / Daisuke Fukuda(Fujitsu Labs.) / Shinobu Nagayama(Hiroshima City Univ.) / Masao Yokoyama(Sharp) / Yasuhiro Takashima(Kitakyushu City Univ.) / Takeo Nishide(Toshiba) / 小野 貴継(九大) / 近藤 正章(東大) / 長谷川 揚平(東芝) / 三輪 忍(電通大) |
幹事補佐氏名(和) | 大川 猛(宇都宮大) / 高前田 伸也(北大) / 三好 健文(イーツリーズ・ジャパン) / 小林 悠記(NEC) / Parizy Matthieu(富士通研) |
幹事補佐氏名(英) | Takeshi Ohkawa(Utsunomiya Univ.) / Shinya Takameda(Hokkaido Univ.) / Takefumi Miyoshi(e-trees.Japan) / Yuuki Kobayashi(NEC) / Parizy Matthieu(Fujitsu Labs.) |
講演論文情報詳細 | |
申込み研究会 | Technical Committee on Computer Systems / Technical Committee on Reconfigurable Systems / Technical Committee on VLSI Design Technologies / Special Interest Group on System and LSI Design Methodology / Special Interest Group on System Architecture |
---|---|
本文の言語 | JPN |
タイトル(和) | 実数値GA専用プロセッサを用いたFIRフィルタの最適設計 |
サブタイトル(和) | |
タイトル(英) | Optimal Design of FIR filter using a Real Coded Genetic Algorithm Processor |
サブタイトル(和) | |
キーワード(1)(和/英) | 遺伝的アルゴリズム / Generic Algorithm |
キーワード(2)(和/英) | 実数値GA / Real coded Generic Algorithm |
キーワード(3)(和/英) | FIRフィルタ / FIR filter |
キーワード(4)(和/英) | FPGA / FPGA |
第 1 著者 氏名(和/英) | 塚原 彰彦 / Akihiko Tsukahara |
第 1 著者 所属(和/英) | 東京電機大学(略称:東京電機大) Tokyo Denki University(略称:Tokyo Denki Univ.) |
第 2 著者 氏名(和/英) | 金杉 昭徳 / Akinori Kanasugi |
第 2 著者 所属(和/英) | 東京電機大学(略称:東京電機大) Tokyo Denki University(略称:Tokyo Denki Univ.) |
発表年月日 | 2017-01-23 |
資料番号 | VLD2016-71,CPSY2016-107,RECONF2016-52 |
巻番号(vol) | vol.116 |
号番号(no) | VLD-415,CPSY-416,RECONF-417 |
ページ範囲 | pp.7-12(VLD), pp.7-12(CPSY), pp.7-12(RECONF), |
ページ数 | 6 |
発行日 | 2017-01-16 (VLD, CPSY, RECONF) |