講演名 | 2016-12-15 [ポスター講演]65nmSOTBプロセスを用いたH.265/HEVC向け整数精度DCT 野田 一善(電通大), 範 公可(電通大), |
---|---|
PDFダウンロードページ | PDFダウンロードページへ |
抄録(和) | 近年,映像機器の高解像度化によりデータ量の増大が問題となっている.そこで注目されているのがH.265/HEVCといった動画圧縮規格である.本研究ではH.265/HEVC向けに入出力データ数が4, 8, 16, 32の4種類に対応した整数精度の離散コサイン変換(DCT)回路を提案する.本提案回路はDCTの対称性を利用し4種類の入出力に対応しながら小面積で実装することが可能となる.回路の評価として,65 nm SOTB CMOSプロセスを用いて設計を行った.シミュレーションの結果より,本提案回路は,電源電圧0.5 V,動作周波数 50 MHzで動作可能である.また,ゲート数は 25.8 万個 となった. |
抄録(英) | In recent years, an increase in the amount of data has become a problem due to the increase in resolution of video equipment. Hence, video compression standards such as H.265 / HEVC are attracting attention. In this research, we propose an integer discrete cosine transform (DCT) circuit for H.265 / HEVC, corresponding to 4 kinds of input / output data numbers 4, 8, 16 and 32. By using the symmetry of the DCT, the proposed circuit can be mounted with a small area while responding to 4 kinds of input / output. As a circuit evaluation, it was designed using a 65 nm SOTB CMOS process. From the simulation results, the proposed circuit can operate with a power supply voltage of 0.5 V and an operating frequency of 50 MHz. In addition, the number of gates was 258,000. |
キーワード(和) | H.265 / HEVC / DCT / 65nm / SOTB |
キーワード(英) | H.265 / HEVC / DCT / 65nm / SOTB |
資料番号 | ICD2016-90,CPSY2016-96 |
発行日 | 2016-12-08 (ICD, CPSY) |
研究会情報 | |
研究会 | ICD / CPSY |
---|---|
開催期間 | 2016/12/15(から2日開催) |
開催地(和) | 東京工業大学 |
開催地(英) | Tokyo Institute of Technology |
テーマ(和) | 学生・若手研究会 |
テーマ(英) | |
委員長氏名(和) | 藤島 実(広島大) / 中島 康彦(奈良先端大) |
委員長氏名(英) | Minoru Fujishima(Hiroshima Univ.) / Yasuhiko Nakashima(NAIST) |
副委員長氏名(和) | 日高 秀人(ルネサス エレクトロニクス) / 中野 浩嗣(広島大) / 入江 英嗣(東大) |
副委員長氏名(英) | Hideto Hidaka(Renesas) / Koji Nakano(Hiroshima Univ.) / Hidetsugu Irie(Univ. of Tokyo) |
幹事氏名(和) | 吉田 毅(広島大) / 高宮 真(東大) / 三吉 貴史(富士通研) / 鯉渕 道紘(NII) |
幹事氏名(英) | Takeshi Yoshida(Hiroshima Univ.) / Makoto Takamiya(Univ. of Tokyo) / Takashi Miyoshi(Fujitsu Labs.) / Michihiro Koibuchi(NII) |
幹事補佐氏名(和) | 橋本 隆(パナソニック) / 夏井 雅典(東北大) / 伊藤 浩之(東工大) / 範 公可(電通大) / 大川 猛(宇都宮大) / 高前田 伸也(北大) |
幹事補佐氏名(英) | Takashi Hashimoto(Panasonic) / Masanori Natsui(Tohoku Univ.) / Hiroyuki Ito(Tokyo Inst. of Tech.) / Pham Konkuha(Univ. of Electro-Comm.) / Takeshi Ohkawa(Utsunomiya Univ.) / Shinya Takameda(Hokkaido Univ.) |
講演論文情報詳細 | |
申込み研究会 | Technical Committee on Integrated Circuits and Devices / Technical Committee on Computer Systems |
---|---|
本文の言語 | JPN |
タイトル(和) | [ポスター講演]65nmSOTBプロセスを用いたH.265/HEVC向け整数精度DCT |
サブタイトル(和) | |
タイトル(英) | [Poster Presentation] Integer DCT for H.265/HEVC using 65 nm SOTB process |
サブタイトル(和) | |
キーワード(1)(和/英) | H.265 / H.265 |
キーワード(2)(和/英) | HEVC / HEVC |
キーワード(3)(和/英) | DCT / DCT |
キーワード(4)(和/英) | 65nm / 65nm |
キーワード(5)(和/英) | SOTB / SOTB |
第 1 著者 氏名(和/英) | 野田 一善 / Kazuyoshi Noda |
第 1 著者 所属(和/英) | 電気通信大学(略称:電通大) University of Electro-Communications(略称:Univ of Electro-Communications) |
第 2 著者 氏名(和/英) | 範 公可 / Cong-Kha Pham |
第 2 著者 所属(和/英) | 電気通信大学(略称:電通大) University of Electro-Communications(略称:Univ of Electro-Communications) |
発表年月日 | 2016-12-15 |
資料番号 | ICD2016-90,CPSY2016-96 |
巻番号(vol) | vol.116 |
号番号(no) | ICD-364,CPSY-365 |
ページ範囲 | pp.117-117(ICD), pp.117-117(CPSY), |
ページ数 | 1 |
発行日 | 2016-12-08 (ICD, CPSY) |