講演名 2016-11-30
微小遅延故障テストのためのTDC組込み型スキャンFFの設計について
河塚 信吾(徳島大), 四柳 浩之(徳島大), 橋爪 正樹(徳島大),
PDFダウンロードページ PDFダウンロードページへ
抄録(和) 半導体製造技術の向上により,回路の遅延時間がわずかにシフトする微小遅延故障がタイミング不良として顕在化している.微小遅延故障は経年劣化により誤動作の原因となる可能性があるため検査手法が求められている.過去に,パスの遅延故障を検出するため,TDC(Time-to-Digital Converter)を用いた微小遅延測定用回路が提案されている.本稿ではTDCを用いた回路の改良のため,被検査回路内のスキャンFFにTDCを組込んだ回路の設計を行い,シミュレーションによる遅延検出能力評価を行う.
抄録(英) With improvement of semiconductor manufacturing process, small delay becomes more important cause of timing failures. Small delay faults may cause circuit malfunction due to aging deterioration. Therefore, test method for small delay faults is required. We have proposed small delay measurement circuit using TDC(Time-to-Digital Converter) to detect small delay faults on circuit paths. In this paper, we propose new scan FF design that can from a TDC with less area overhead and evaluate its feasibility to detect small delay faults by circuit simulation.
キーワード(和) 微小遅延故障 / TDC(Time-to-Digital Converter) / 検査容易化設計 / スキャン設計
キーワード(英) small delay faults / TDC(Time-to-Digital Converter) / design for testability / scan design
資料番号 VLD2016-62,DC2016-56
発行日 2016-11-21 (VLD, DC)

研究会情報
研究会 VLD / DC / CPSY / RECONF / CPM / ICD / IE
開催期間 2016/11/28(から3日開催)
開催地(和) 立命館大学大阪いばらきキャンパス
開催地(英) Ritsumeikan University, Osaka Ibaraki Campus
テーマ(和) デザインガイア2016 -VLSI設計の新しい大地-
テーマ(英) Design Gaia 2016 -New Field of VLSI Design-
委員長氏名(和) 竹中 崇(NEC) / 井上 美智子(奈良先端大) / 中島 康彦(奈良先端大) / 渡邊 実(静岡大) / 野毛 悟(沼津高専) / 藤島 実(広島大) / 高村 誠之(NTT)
委員長氏名(英) Takashi Takenana(NEC) / Michiko Inoue(NAIST) / Yasuhiko Nakashima(NAIST) / Minoru Watanabe(Shizuoka Univ.) / Satoru Noge(Numazu National College of Tech.) / Minoru Fujishima(Hiroshima Univ.) / Seishi Takamura(NTT)
副委員長氏名(和) 越智 裕之(立命館大) / 福本 聡(首都大東京) / 中野 浩嗣(広島大) / 入江 英嗣(東大) / 本村 真人(北大) / 柴田 裕一郎(長崎大) / 廣瀬 文彦(山形大) / 日高 秀人(ルネサス エレクトロニクス) / 浜本 隆之(東京理科大) / 市ヶ谷 敦郎(NHK)
副委員長氏名(英) Hiroyuki Ochi(Ritsumeikan Univ.) / Satoshi Fukumoto(Tokyo Metropolitan Univ.) / Koji Nakano(Hiroshima Univ.) / Hidetsugu Irie(Univ. of Tokyo) / Masato Motomura(Hokkaido Univ.) / Yuichiro Shibata(Nagasaki Univ.) / Fumihiko Hirose(Yamagata Univ.) / Hideto Hidaka(Renesas) / Takayuki Hamamoto(Tokyo Univ. of Science) / Atsuro Ichigaya(NHK)
幹事氏名(和) 福田 大輔(富士通研) / 永山 忍(広島市大) / 吉村 正義(京都産大) / 金子 晴彦(東工大) / 三吉 貴史(富士通研) / 鯉渕 道紘(NII) / 山口 佳樹(筑波大) / 谷川 一哉(広島市大) / 小舘 淳一(NTT) / 岩田 展幸(日大) / 吉田 毅(広島大) / 高宮 真(東大) / 坂東 幸浩(NTT) / 宮田 高道(千葉工大)
幹事氏名(英) Daisuke Fukuda(Fujitsu Labs.) / Shinobu Nagayama(Hiroshima City Univ.) / Masayoshi Yoshimura(Kyoto Sangyo Univ.) / Haruhiko Kaneko(Tokyo Inst. of Tech.) / Takashi Miyoshi(Fujitsu Labs.) / Michihiro Koibuchi(NII) / Yoshiki Yamaguchi(Univ. of Tsukuba) / Kazuya Tanigawa(Hiroshima City Univ.) / Junichi Kodate(NTT) / Nobuyuki Iwata(Nihon Univ.) / Takeshi Yoshida(Hiroshima Univ.) / Makoto Takamiya(Univ. of Tokyo) / Yukihiro Bandoh(NTT) / Takamichi Miyata(Chiba Inst. of Tech.)
幹事補佐氏名(和) Parizy Matthieu(富士通研) / / 大川 猛(宇都宮大) / 高前田 伸也(奈良先端大) / 三好 健文(イーツリーズ・ジャパン) / 小林 悠記(NEC) / 坂本 尊(NTT) / 中村 雄一(豊橋技科大) / 橋本 隆(パナソニック) / 夏井 雅典(東北大) / 伊藤 浩之(東工大) / 範 公可(電通大) / 河村 圭(KDDI研) / 高橋 桂太(名大)
幹事補佐氏名(英) Parizy Matthieu(Fujitsu Labs.) / / Takeshi Ohkawa(Utsunomiya Univ.) / Shinya Takameda(NAIST) / Takefumi Miyoshi(e-trees.Japan) / Yuuki Kobayashi(NEC) / Takashi Sakamoto(NTT) / Yuichi Nakamura(Toyohashi Univ. of Tech.) / Takashi Hashimoto(Panasonic) / Masanori Natsui(Tohoku Univ.) / Hiroyuki Ito(Tokyo Inst. of Tech.) / Pham Konkuha(Univ. of Electro-Comm.) / Kei Kawamura(KDDI R&D Labs.) / Keita Takahashi(Nagoya Univ.)

講演論文情報詳細
申込み研究会 Technical Committee on VLSI Design Technologies / Technical Committee on Dependable Computing / Technical Committee on Computer Systems / Technical Committee on Reconfigurable Systems / Technical Committee on Component Parts and Materials / Technical Committee on Integrated Circuits and Devices / Technical Committee on Image Engineering
本文の言語 JPN
タイトル(和) 微小遅延故障テストのためのTDC組込み型スキャンFFの設計について
サブタイトル(和)
タイトル(英) Design of TDC Embedded in Scan FFs for Testing Small Delay Faults
サブタイトル(和)
キーワード(1)(和/英) 微小遅延故障 / small delay faults
キーワード(2)(和/英) TDC(Time-to-Digital Converter) / TDC(Time-to-Digital Converter)
キーワード(3)(和/英) 検査容易化設計 / design for testability
キーワード(4)(和/英) スキャン設計 / scan design
第 1 著者 氏名(和/英) 河塚 信吾 / Shingo Kawatsuka
第 1 著者 所属(和/英) 徳島大学(略称:徳島大)
Tokushima University(略称:Tokushima Univ.)
第 2 著者 氏名(和/英) 四柳 浩之 / Hiroyuki Yotsuyanagi
第 2 著者 所属(和/英) 徳島大学(略称:徳島大)
Tokushima University(略称:Tokushima Univ.)
第 3 著者 氏名(和/英) 橋爪 正樹 / Masaki Hashizume
第 3 著者 所属(和/英) 徳島大学(略称:徳島大)
Tokushima University(略称:Tokushima Univ.)
発表年月日 2016-11-30
資料番号 VLD2016-62,DC2016-56
巻番号(vol) vol.116
号番号(no) VLD-330,DC-331
ページ範囲 pp.105-110(VLD), pp.105-110(DC),
ページ数 6
発行日 2016-11-21 (VLD, DC)