講演名 2016-11-28
最小の入力数でStochastic Numberを生成する回路設計手法
六車 利都子(立命館大), 山下 茂(立命館大),
PDFダウンロードページ PDFダウンロードページへ
抄録(和) Stochastic Computing (以降,SC)は,1 の存在確率を用いて数値を表すStochastic Number (以降,SN)を用いて計算する手法である.近年,SC の回路設計に関する研究が盛んに行われている.その中の一つの手法として,計算したい関数の解である確率で1 となるSN が出力される論理関数を設計するという手法がある.この手法におけるSN を生成する回路部は非効率な部分があり,SN の精度を高めると入力数が増大するため,回路面積が大きくなってしまうなどの問題がある.そこで本稿では,SC に利用されるSN を生成する新しい手法を提案する.提案手法では,入力を異なる値にすることで入力数を大幅に削減し,また,生成したいSN が生成できる最小数の入力を求め,小さい面積での回路設計を実現する.
抄録(英) Stochastic Computing (SC) is an unconventional calculation method using Stochastic Numbers (SNs) which are bit-streams representing numbers with the probabilities of being 1. Recently, many design methods for SC circuits have been proposed. Among them, there has been proposed a general design method to realize an SC operation by designing a Boolean circuit whose output becomes one with a certain desired probability. The method needs many inputs to produce precise SNs; the circuit area may become large by the method. In this paper, we propose a new method to generate SNs. Our method can reduce the number of inputs by using a different probability for each input. Moreover, our method can fi nd the minimum number of random inputs to generate target SNs, and design an SC circuit with small area.
キーワード(和) Stochastic Computing / Stochastic Number
キーワード(英) Stochastic Computing / Stochastic Number
資料番号 VLD2016-44,DC2016-38
発行日 2016-11-21 (VLD, DC)

研究会情報
研究会 VLD / DC / CPSY / RECONF / CPM / ICD / IE
開催期間 2016/11/28(から3日開催)
開催地(和) 立命館大学大阪いばらきキャンパス
開催地(英) Ritsumeikan University, Osaka Ibaraki Campus
テーマ(和) デザインガイア2016 -VLSI設計の新しい大地-
テーマ(英) Design Gaia 2016 -New Field of VLSI Design-
委員長氏名(和) 竹中 崇(NEC) / 井上 美智子(奈良先端大) / 中島 康彦(奈良先端大) / 渡邊 実(静岡大) / 野毛 悟(沼津高専) / 藤島 実(広島大) / 高村 誠之(NTT)
委員長氏名(英) Takashi Takenana(NEC) / Michiko Inoue(NAIST) / Yasuhiko Nakashima(NAIST) / Minoru Watanabe(Shizuoka Univ.) / Satoru Noge(Numazu National College of Tech.) / Minoru Fujishima(Hiroshima Univ.) / Seishi Takamura(NTT)
副委員長氏名(和) 越智 裕之(立命館大) / 福本 聡(首都大東京) / 中野 浩嗣(広島大) / 入江 英嗣(東大) / 本村 真人(北大) / 柴田 裕一郎(長崎大) / 廣瀬 文彦(山形大) / 日高 秀人(ルネサス エレクトロニクス) / 浜本 隆之(東京理科大) / 市ヶ谷 敦郎(NHK)
副委員長氏名(英) Hiroyuki Ochi(Ritsumeikan Univ.) / Satoshi Fukumoto(Tokyo Metropolitan Univ.) / Koji Nakano(Hiroshima Univ.) / Hidetsugu Irie(Univ. of Tokyo) / Masato Motomura(Hokkaido Univ.) / Yuichiro Shibata(Nagasaki Univ.) / Fumihiko Hirose(Yamagata Univ.) / Hideto Hidaka(Renesas) / Takayuki Hamamoto(Tokyo Univ. of Science) / Atsuro Ichigaya(NHK)
幹事氏名(和) 福田 大輔(富士通研) / 永山 忍(広島市大) / 吉村 正義(京都産大) / 金子 晴彦(東工大) / 三吉 貴史(富士通研) / 鯉渕 道紘(NII) / 山口 佳樹(筑波大) / 谷川 一哉(広島市大) / 小舘 淳一(NTT) / 岩田 展幸(日大) / 吉田 毅(広島大) / 高宮 真(東大) / 坂東 幸浩(NTT) / 宮田 高道(千葉工大)
幹事氏名(英) Daisuke Fukuda(Fujitsu Labs.) / Shinobu Nagayama(Hiroshima City Univ.) / Masayoshi Yoshimura(Kyoto Sangyo Univ.) / Haruhiko Kaneko(Tokyo Inst. of Tech.) / Takashi Miyoshi(Fujitsu Labs.) / Michihiro Koibuchi(NII) / Yoshiki Yamaguchi(Univ. of Tsukuba) / Kazuya Tanigawa(Hiroshima City Univ.) / Junichi Kodate(NTT) / Nobuyuki Iwata(Nihon Univ.) / Takeshi Yoshida(Hiroshima Univ.) / Makoto Takamiya(Univ. of Tokyo) / Yukihiro Bandoh(NTT) / Takamichi Miyata(Chiba Inst. of Tech.)
幹事補佐氏名(和) Parizy Matthieu(富士通研) / / 大川 猛(宇都宮大) / 高前田 伸也(奈良先端大) / 三好 健文(イーツリーズ・ジャパン) / 小林 悠記(NEC) / 坂本 尊(NTT) / 中村 雄一(豊橋技科大) / 橋本 隆(パナソニック) / 夏井 雅典(東北大) / 伊藤 浩之(東工大) / 範 公可(電通大) / 河村 圭(KDDI研) / 高橋 桂太(名大)
幹事補佐氏名(英) Parizy Matthieu(Fujitsu Labs.) / / Takeshi Ohkawa(Utsunomiya Univ.) / Shinya Takameda(NAIST) / Takefumi Miyoshi(e-trees.Japan) / Yuuki Kobayashi(NEC) / Takashi Sakamoto(NTT) / Yuichi Nakamura(Toyohashi Univ. of Tech.) / Takashi Hashimoto(Panasonic) / Masanori Natsui(Tohoku Univ.) / Hiroyuki Ito(Tokyo Inst. of Tech.) / Pham Konkuha(Univ. of Electro-Comm.) / Kei Kawamura(KDDI R&D Labs.) / Keita Takahashi(Nagoya Univ.)

講演論文情報詳細
申込み研究会 Technical Committee on VLSI Design Technologies / Technical Committee on Dependable Computing / Technical Committee on Computer Systems / Technical Committee on Reconfigurable Systems / Technical Committee on Component Parts and Materials / Technical Committee on Integrated Circuits and Devices / Technical Committee on Image Engineering
本文の言語 JPN
タイトル(和) 最小の入力数でStochastic Numberを生成する回路設計手法
サブタイトル(和)
タイトル(英) A Design Method of Circuits to Generate Stochastic Numbers with the Minimum Inputs
サブタイトル(和)
キーワード(1)(和/英) Stochastic Computing / Stochastic Computing
キーワード(2)(和/英) Stochastic Number / Stochastic Number
第 1 著者 氏名(和/英) 六車 利都子 / Ritsuko Muguruma
第 1 著者 所属(和/英) 立命館大学(略称:立命館大)
Ritsumeikan University(略称:Ritsmeikan Univ.)
第 2 著者 氏名(和/英) 山下 茂 / Shigeru Yamashita
第 2 著者 所属(和/英) 立命館大学(略称:立命館大)
Ritsumeikan University(略称:Ritsmeikan Univ.)
発表年月日 2016-11-28
資料番号 VLD2016-44,DC2016-38
巻番号(vol) vol.116
号番号(no) VLD-330,DC-331
ページ範囲 pp.1-6(VLD), pp.1-6(DC),
ページ数 6
発行日 2016-11-21 (VLD, DC)