講演名 2016-08-25
2乗則を用いたデジタル乗算器アルゴリズムとFPGA実装の検討
佐々木 秀(群馬大), 小林 春夫(群馬大),
PDFダウンロードページ PDFダウンロードページへ
抄録(和)
抄録(英)
キーワード(和)
キーワード(英)
資料番号 SIP2016-75
発行日 2016-08-18 (SIP)

研究会情報
研究会 SIP
開催期間 2016/8/25(から2日開催)
開催地(和) 千葉工業大学 津田沼キャンパス
開催地(英) Chiba Institute of Technology, Tsudanuma Campus
テーマ(和) 数理,学習,信号処理一般(画像・音声音響・通信・実現システム・基礎等)
テーマ(英) Fundamental theory, machine learning, and signal processing
委員長氏名(和) 中静 真(千葉工大)
委員長氏名(英) Makoto Nakashizuka(Chiba Inst. of Tech.)
副委員長氏名(和) 奥田 正浩(北九州市大) / 村松 正吾(新潟大)
副委員長氏名(英) Masahiro Okuda(Univ. of Kitakyushu) / Shogo Muramatsu(Niigata Univ.)
幹事氏名(和) 平林 晃(立命館大) / 宮田 高道(千葉工大)
幹事氏名(英) Akira Hirabayashi(Ritsumeikan Univ.) / Takamichi Miyata(Chiba Inst. of Tech.)
幹事補佐氏名(和) 渡邊 修(拓殖大)
幹事補佐氏名(英) Osamu Watanabe(Takushoku Univ.)

講演論文情報詳細
申込み研究会 Technical Committee on Signal Processing
本文の言語 JPN
タイトル(和) 2乗則を用いたデジタル乗算器アルゴリズムとFPGA実装の検討
サブタイトル(和)
タイトル(英) Study of Digital Multiplier Algorithms Using a Square Law Its FPGA implementation
サブタイトル(和)
キーワード(1)(和/英)
第 1 著者 氏名(和/英) 佐々木 秀 / Shu Sasaki
第 1 著者 所属(和/英) 群馬大学(略称:群馬大)
Gunma University(略称:Gunma Univ.)
第 2 著者 氏名(和/英) 小林 春夫 / Haruo Kobayashi
第 2 著者 所属(和/英) 群馬大学(略称:群馬大)
Gunma University(略称:Gunma Univ.)
発表年月日 2016-08-25
資料番号 SIP2016-75
巻番号(vol) vol.116
号番号(no) SIP-196
ページ範囲 pp.17-22(SIP),
ページ数 6
発行日 2016-08-18 (SIP)