講演名 | 2016-06-10 hw/sw複合体システムに向けたAutoencodersのFPGA実装 鈴木 章央(九工大), 森江 隆(九工大), 田向 権(九工大), |
---|---|
PDFダウンロードページ | PDFダウンロードページへ |
抄録(和) | 深層学習は機械学習の手法の1つで,高い精度を誇るが,膨大な演算量及び演算時間が必要である.本研究では,組み込みシステムへの応用へ向けて,深層学習をField Programmable Gate Array (FPGA)を用いて実装する.また,FPGAとソフトウェアの協調動作によって,リアルタイムで柔軟に処理を行う低消費電力システムの開発を目指す.本論文では,深層学習を構成するアルゴリズムの1つであるAutoencoder (AE)についてディジタル回路実装した.システム内でオブジェクトとして利用するために,回路にはパラメータと共通Interfaceを持たせた.作成した回路について学習シミュレーションを行い,AEとしての動作を確認した.回路を組み換えて2種類の規模のAEを作成し,これらを組み合わせて積層化の検証を行った. |
抄録(英) | In this report, we propose a digital circuit design of Autoencoders (AE) and its Field Programmable Gate Array (FPGA) implementation. The proposed digital circuit of AEs has circuit parameters and a common interface to be considered as an object in the system. A combination of FPGA and software for AEs can realize a low power consumption system which can process flexibly in real time. Experimental results show that the proposed circuits work as an AE and the combination of the circuits construct a stacked AE. |
キーワード(和) | Deep Learning / Autoencoders / FPGA / hardware / Shared Synapse Architecture |
キーワード(英) | Deep Learning / Autoencoders / FPGA / hardware / Shared Synapse Architecture |
資料番号 | SIS2016-13 |
発行日 | 2016-06-02 (SIS) |
研究会情報 | |
研究会 | SIS |
---|---|
開催期間 | 2016/6/9(から2日開催) |
開催地(和) | 釧路市観光国際交流センター |
開催地(英) | Kushiro Tourism and Convention cent. |
テーマ(和) | スマートパーソナルシステム,一般 |
テーマ(英) | Smart Personal Systems, etc. |
委員長氏名(和) | 田中 宏和(広島市大) |
委員長氏名(英) | Hirokazu Tanaka(Hiroshima City Univ.) |
副委員長氏名(和) | 仲地 孝之(NTT) / 末竹 規哲(山口大) |
副委員長氏名(英) | Takayuki Nakachi(NTT) / Noriaki Suetake(Yamaguchi Univ.) |
幹事氏名(和) | 原田 康祐(東芝) / 辻 裕之(神奈川工科大) |
幹事氏名(英) | Kosuke Harada(Toshiba) / Hiroyuki Tsuji(Kanagawa Inst. of Tech.) |
幹事補佐氏名(和) | 田向 権(九工大) / 藤吉 正明(首都大東京) |
幹事補佐氏名(英) | Hakaru Tamukoh(Kyushu Inst. of Tech.) / Masaaki Fujiyoshi(Tokyo Metropolitan Univ.) |
講演論文情報詳細 | |
申込み研究会 | Technical Committee on Smart Info-Media Systems |
---|---|
本文の言語 | JPN |
タイトル(和) | hw/sw複合体システムに向けたAutoencodersのFPGA実装 |
サブタイトル(和) | |
タイトル(英) | FPGA implementation of Autoencoders for hw/sw complex system |
サブタイトル(和) | |
キーワード(1)(和/英) | Deep Learning / Deep Learning |
キーワード(2)(和/英) | Autoencoders / Autoencoders |
キーワード(3)(和/英) | FPGA / FPGA |
キーワード(4)(和/英) | hardware / hardware |
キーワード(5)(和/英) | Shared Synapse Architecture / Shared Synapse Architecture |
第 1 著者 氏名(和/英) | 鈴木 章央 / Suzuki Akihiro |
第 1 著者 所属(和/英) | 九州工業大学(略称:九工大) Kyushu Institute of Technology(略称:Kyutech) |
第 2 著者 氏名(和/英) | 森江 隆 / Morie Takashi |
第 2 著者 所属(和/英) | 九州工業大学(略称:九工大) Kyushu Institute of Technology(略称:Kyutech) |
第 3 著者 氏名(和/英) | 田向 権 / Tamukoh Hakaru |
第 3 著者 所属(和/英) | 九州工業大学(略称:九工大) Kyushu Institute of Technology(略称:Kyutech) |
発表年月日 | 2016-06-10 |
資料番号 | SIS2016-13 |
巻番号(vol) | vol.116 |
号番号(no) | SIS-81 |
ページ範囲 | pp.65-68(SIS), |
ページ数 | 4 |
発行日 | 2016-06-02 (SIS) |