講演名 | 2016-05-20 ループフィルタ極性切り替え形高速チャープ信号生成PLL-IC 堤 恒次(三菱電機), 谷口 英司(三菱電機), |
---|---|
PDFダウンロードページ | PDFダウンロードページへ |
抄録(和) | レーダ等で用いる周波数チャープ信号を生成する手段の一例として,PLL(Phase Locked Loop)を用いる方式がある.この方式は,高精度なチャープ信号を生成可能であるが,周波数の収束時間がPLLのループ帯域で制限されるため,高速チャープ信号への対応が難しいという問題がある.この問題を解決するため,ループフィルタを差動化し,チャープ信号の周波数が不連続となるタイミングに合わせてその極性を制御する,ループフィルタ極性切り替え形PLLを提案する.この構成により,ループ帯域の影響を小さくして周波数収束時間を短縮することが可能となる.試作・実測の結果,従来方式と比べて高速なチャープ信号を生成可能なことを確認したので報告する. |
抄録(英) | A PLL (Phase Locked Loop) is used to generate frequency chirp signal for FMCW radars. The chirp generator using PLL has advantage of high frequency accuracy compared with other method. However, it is difficult to generate fast chirp signal using PLL because that has a limitation of modulation speed caused by loop bandwidth. In this paper, we propose a fast chirp generation PLL-IC using polarity switching loop filter. The proposed PLL consists of a differential charge pump, a differential loop filter, and switches that switch differential signal. The measured results with fabricated PLL-IC shows better convergence properties of chirp signal, compared with conventional PLL. |
キーワード(和) | PLL / FMCW / 高速チャープ / ループフィルタ / SiGe-BiCMOS |
キーワード(英) | PLL / FMCW / Fast Chirp / Loop Filter / SiGe-BiCMOS |
資料番号 | MW2016-19 |
発行日 | 2016-05-12 (MW) |
研究会情報 | |
研究会 | MW |
---|---|
開催期間 | 2016/5/19(から2日開催) |
開催地(和) | 京都大学 宇治キャンパス |
開催地(英) | Kyoto Univ. |
テーマ(和) | マイクロ波一般 |
テーマ(英) | Microwave Technologies |
委員長氏名(和) | 石川 容平(京大) |
委員長氏名(英) | Yohei Ishikawa(Kyoto Univ.) |
副委員長氏名(和) | 中津川 征士(NTT) / 九鬼 孝夫(国士舘大) / 西川 健二郎(鹿児島大) |
副委員長氏名(英) | Masashi Nakatsugawa(NTT) / Takao Kuki(Kokushikan Univ.) / Kenjiro Nishikawa(Kagoshima Univ.) |
幹事氏名(和) | 山口 陽(NTT) / 佐藤 潤二(パナソニック) |
幹事氏名(英) | Yo Yamaguchi(NTT) / Junji Sato(Panasonic) |
幹事補佐氏名(和) | 石川 亮(電通大) / 關谷 尚人(山梨大) |
幹事補佐氏名(英) | Ryo Ishikawa(Univ. of Electro-Comm.) / Naoto Sekiya(Univ. of Yamanashi) |
講演論文情報詳細 | |
申込み研究会 | Technical Committee on Microwaves |
---|---|
本文の言語 | JPN |
タイトル(和) | ループフィルタ極性切り替え形高速チャープ信号生成PLL-IC |
サブタイトル(和) | |
タイトル(英) | A Fast Chirp Generation PLL-IC using Polarity Switching Loop Filter |
サブタイトル(和) | |
キーワード(1)(和/英) | PLL / PLL |
キーワード(2)(和/英) | FMCW / FMCW |
キーワード(3)(和/英) | 高速チャープ / Fast Chirp |
キーワード(4)(和/英) | ループフィルタ / Loop Filter |
キーワード(5)(和/英) | SiGe-BiCMOS / SiGe-BiCMOS |
第 1 著者 氏名(和/英) | 堤 恒次 / Koji Tsutsumi |
第 1 著者 所属(和/英) | 三菱電機株式会社(略称:三菱電機) Mitsubishi Electric Corporation(略称:Mitsubishi Electric) |
第 2 著者 氏名(和/英) | 谷口 英司 / Eiji Taniguchi |
第 2 著者 所属(和/英) | 三菱電機株式会社(略称:三菱電機) Mitsubishi Electric Corporation(略称:Mitsubishi Electric) |
発表年月日 | 2016-05-20 |
資料番号 | MW2016-19 |
巻番号(vol) | vol.116 |
号番号(no) | MW-51 |
ページ範囲 | pp.47-50(MW), |
ページ数 | 4 |
発行日 | 2016-05-12 (MW) |