講演名 2016-01-20
薄膜BOX-SOIにおける動的マルチVth手法の試作と評価
井尾 翔平(芝浦工大), 鈴木 花乃(芝浦工大), 中村 昌平(芝浦工大), 宇佐美 公良(芝浦工大),
PDFダウンロードページ PDFダウンロードページへ
抄録(和) FD-SOIの一つである薄膜BOX-SOI(Silicon on Thin BOX:SOTB)は、超低電圧で動作し、基板バイアス効果によりトランジスタの閾値を動的に変更させることが可能である。この特徴を利用することで、低閾値のみで回路設計後、回路内の高速動作を必要としない部分に基板バイアス効果を用い動的に閾値を上げることでマルチVthを実現する手法が提案されている。本研究ではその手法に対して新たなレイアウト設計を提案し、SOTB65nmプロセスでチップを試作し実機評価を行った。
抄録(英) Silicon-on-Thin-BOX is one of the FD-SOI devices. It operates at ultra-low voltage and it is possible to effectively change the threshold voltage of the transistor by body biasing. So far, a design technique that realizes multi-Vth using body biasing has been proposed. After designing the circuit which consists of only low threshold transistors, the threshold voltage is raised dynamically at the area which does not need high-speed operation by applying body biasing. In this paper, we propose a new layout design approach and demonstrate effectiveness through implementation and real chip evaluation in 65nm SOTB process.
キーワード(和) 薄膜BOX-SOI / 基板バイアス / マルチVth
キーワード(英) Silicon-on-Thin-BOX / Body Bias / Multi Vth
資料番号 VLD2015-88,CPSY2015-120,RECONF2015-70
発行日 2016-01-12 (VLD, CPSY, RECONF)

研究会情報
研究会 VLD / CPSY / RECONF / IPSJ-SLDM / IPSJ-ARC
開催期間 2016/1/19(から3日開催)
開催地(和) 慶應義塾大学 日吉キャンパス
開催地(英) Hiyoshi Campus, Keio University
テーマ(和) FPGA応用および一般
テーマ(英) FPGA Applications, etc
委員長氏名(和) 松永 裕介(九大) / 中島 康彦(奈良先端大) / 渡邊 実(静岡大) / 福井 正博(立命館大) / 五島 正裕(国情研)
委員長氏名(英) Yusuke Matsunaga(Kyushu Univ.) / Yasuhiko Nakashima(NAIST) / Minoru Watanabe(Shizuoka Univ.) / Masahiro Fukui(Ritsumeikan Univ.) / Masahiro Goshima(国情研)
副委員長氏名(和) 竹中 崇(NEC) / 中野 浩嗣(広島大) / 入江 英嗣(東大) / 本村 真人(北大) / 柴田 裕一郎(長崎大)
副委員長氏名(英) Takashi Takenana(NEC) / Koji Nakano(Hiroshima Univ.) / Hidetsugu Irie(Univ. of Tokyo) / Masato Motomura(Hokkaido Univ.) / Yuichiro Shibata(Nagasaki Univ.)
幹事氏名(和) 冨山 宏之(立命館大) / 福田 大輔(富士通研) / 三吉 貴史(富士通研) / 鯉渕 道紘(NII) / 山田 裕(東芝) / 山口 佳樹(筑波大) / 横山 昌生(シャープ) / 高島 康裕(北九州市大) / 西出 岳央(東芝) / 小野 貴継(九大) / 津邑 公暁(名工大) / 三輪 忍(電通大) / 山下 浩一郎(富士通研)
幹事氏名(英) Hiroyuki Tomiyama(Ritsumeikan Univ.) / Daisuke Fukuda(Fujitsu Labs.) / Takashi Miyoshi(Fujitsu Labs.) / Michihiro Koibuchi(NII) / Yutaka Yamada(Toshiba) / Yoshiki Yamaguchi(Univ. of Tsukuba) / Masao Yokoyama(Sharp) / Yasuhiro Takashima(Kitakyushu City Univ.) / Takeo Nishide(Toshiba) / Takatsugu Ono(九大) / Tomoaki Tsumura(名工大) / Shinobu Miwa(電通大) / Koichiro Yamashita(富士通研)
幹事補佐氏名(和) 谷口 一徹(立命館大) / 高前田 伸也(奈良先端大) / 大川 猛(宇都宮大) / 谷川 一哉(広島市大) / 三好 健文(イーツリーズ・ジャパン)
幹事補佐氏名(英) Ittetsu Taniguchi(Ritsumeikan Univ.) / Shinya Takameda(NAIST) / Takeshi Ohkawa(Utsunomiya Univ.) / Kazuya Tanikagawa(Hiroshima City Univ.) / Takefumi Miyoshi(e-trees.Japan)

講演論文情報詳細
申込み研究会 Technical Committee on VLSI Design Technologies / Technical Committee on Computer Systems / Technical Committee on Reconfigurable Systems / Special Interest Group on System and LSI Design Methodology / Special Interest Group on System Architecture
本文の言語 JPN
タイトル(和) 薄膜BOX-SOIにおける動的マルチVth手法の試作と評価
サブタイトル(和)
タイトル(英) Implementation and evaluation of Dynamic Multi-Vth methodology in Silicon-on-Thin-BOX
サブタイトル(和)
キーワード(1)(和/英) 薄膜BOX-SOI / Silicon-on-Thin-BOX
キーワード(2)(和/英) 基板バイアス / Body Bias
キーワード(3)(和/英) マルチVth / Multi Vth
第 1 著者 氏名(和/英) 井尾 翔平 / Shohei Io
第 1 著者 所属(和/英) 芝浦工業大学(略称:芝浦工大)
Shibaura Institute of Technology(略称:Shibaura IT)
第 2 著者 氏名(和/英) 鈴木 花乃 / Hanano Suzuki
第 2 著者 所属(和/英) 芝浦工業大学(略称:芝浦工大)
Shibaura Institute of Technology(略称:Shibaura IT)
第 3 著者 氏名(和/英) 中村 昌平 / Shohei Nakamura
第 3 著者 所属(和/英) 芝浦工業大学(略称:芝浦工大)
Shibaura Institute of Technology(略称:Shibaura IT)
第 4 著者 氏名(和/英) 宇佐美 公良 / Kimiyoshi Usami
第 4 著者 所属(和/英) 芝浦工業大学(略称:芝浦工大)
Shibaura Institute of Technology(略称:Shibaura IT)
発表年月日 2016-01-20
資料番号 VLD2015-88,CPSY2015-120,RECONF2015-70
巻番号(vol) vol.115
号番号(no) VLD-398,CPSY-399,RECONF-400
ページ範囲 pp.91-96(VLD), pp.91-96(CPSY), pp.91-96(RECONF),
ページ数 6
発行日 2016-01-12 (VLD, CPSY, RECONF)