講演名 2015-12-03
Dependable Responsive Multithreaded Processor IIにおける低遅延リアルタイム実行
羽鳥 雄介(慶大), 大沢 幸平(慶大), 溝谷 圭悟(任天堂), 千代 浩之(慶大), 山崎 信行(慶大),
PDFダウンロードページ PDFダウンロードページへ
抄録(和) 近年の組込みシステムでは,リアルタイム性だけでなく高スループットを実現するために,マルチプロセッサが要求される.さらには,並列分散処理によるタスクの高速化も重要な課題である.先行研究として,我々は, Dependable Responsive Multithreaded Processor I ( D-RMTP I )における低遅延リアルタイムタスクとしてResponsive Task を提案した. Responsive Task は, D-RMTP I 上で割込み起床機構を用いて,スケジューラから分離することで,数十 μs 周期で実行する高優先度ハードリアルタイムタスクである.しかしながら, Responsive Task では,並列分散処理をサポートしていない問題がある.本研究ではヘテロジニアスマルチプロセッサである DependableResponsive Multithreaded Processor II ( D-RMTP II )における Responsive Task を用いた並列分散処理機構であるParallel Responsive Task を提案する.評価では Parallel Responsive Task が D-RMTP II の単一コアのみで実行する場合と複数コアで実行する場合において,起床してから処理が開始するまでの遅延時間を評価する.
抄録(英) Recent embedded real-time systems have required multiprocessors to achieve not only real-time con-straints but also high throughput. In addition, the speed up of task by parallel and distributed processing is animportant problem. In our previous work, we proposed Responsive Task, which is a low latency real-time task onDependable Responsive Multithreaded Processor I (D-RMTP I). Responsive Task is a high-priority hard real-timetask to occupy one logical core with the interrupt wake-up structure on D-RMTP I and can be executed with dozensof μs periods. However, Responsive Task does not support parallel and distributed processing. In this paper, wepropose Parallel Responsive Task, which supports parallel and distributed processing with Responsive Task on De-pendable Responsive Multithreaded Processor II (D-RMTP II). We evaluate the latency between the release andarrival time of Parallel Responsive Task when Parallel Responsive Task is executed on one core and two cores inD-RMTP II, respectively.
キーワード(和) 組込みリアルタイムシステム / マルチプロセッサ / 同時マルチスレッディング / リアルタイム OS
キーワード(英) Embedded Real-Time Systems / Multiprocessor / Simultaneous Multithreading / Real-Time OS
資料番号 CPSY2015-75
発行日 2015-11-24 (CPSY)

研究会情報
研究会 VLD / DC / IPSJ-SLDM / CPSY / RECONF / ICD / CPM
開催期間 2015/12/1(から3日開催)
開催地(和) 長崎県勤労福祉会館
開催地(英) Nagasaki Kinro Fukushi Kaikan
テーマ(和) デザインガイア2015 -VLSI設計の新しい大地-
テーマ(英) Design Gaia 2015 -New Field of VLSI Design-
委員長氏名(和) 松永 裕介(九大) / 金川 信康(日立) / 福井 正博(立命館大) / 中島 康彦(奈良先端大) / 渡邊 実(静岡大) / 藤島 実(広島大) / 野毛 悟(沼津高専)
委員長氏名(英) Yusuke Matsunaga(Kyushu Univ.) / Nobuyasu Kanekawa(Hitachi) / Masahiro Fukui(Ritsumeikan Univ.) / Yasuhiko Nakashima(NAIST) / Minoru Watanabe(Shizuoka Univ.) / Minoru Fujishima(Hiroshima Univ.) / Satoru Noge(Numazu National College of Tech.)
副委員長氏名(和) 竹中 崇(NEC) / 井上 美智子(奈良先端大) / / 中野 浩嗣(広島大) / 入江 英嗣(東大) / 本村 真人(北大) / 柴田 裕一郎(長崎大) / 日高 秀人(ルネサス エレクトロニクス) / 廣瀬 文彦(山形大)
副委員長氏名(英) Takashi Takenana(NEC) / Michiko Inoue(NAIST) / / Koji Nakano(Hiroshima Univ.) / Hidetsugu Irie(Univ. of Tokyo) / Masato Motomura(Hokkaido Univ.) / Yuichiro Shibata(Nagasaki Univ.) / Hideto Hidaka(Renesas) / Fumihiko Hirose(Yamagata Univ.)
幹事氏名(和) 冨山 宏之(立命館大) / 福田 大輔(富士通研) / 岩田 浩司(鉄道総研) / 吉村 正義(京都産大) / 横山 昌生(シャープ) / 高島 康裕(北九州市大) / 西出 岳央(東芝) / 三吉 貴史(富士通研) / 鯉渕 道紘(NII) / 山田 裕(東芝) / 山口 佳樹(筑波大) / 吉田 毅(広島大) / 小舘 淳一(NTT) / 岩田 展幸(日大)
幹事氏名(英) Hiroyuki Tomiyama(Ritsumeikan Univ.) / Daisuke Fukuda(Fujitsu Labs.) / Koji Iwata(RTRI) / Masayoshi Yoshimura(Kyoto Sangyo Univ.) / Masao Yokoyama(Sharp) / Yasuhiro Takashima(Kitakyushu City Univ.) / Takeo Nishide(Toshiba) / Takashi Miyoshi(Fujitsu Labs.) / Michihiro Koibuchi(NII) / Yutaka Yamada(Toshiba) / Yoshiki Yamaguchi(Univ. of Tsukuba) / Takeshi Yoshida(Hiroshima Univ.) / Junichi Kodate(NTT) / Nobuyuki Iwata(Nihon Univ.)
幹事補佐氏名(和) 谷口 一徹(立命館大) / / / 高前田 伸也(奈良先端大) / 大川 猛(宇都宮大) / 谷川 一哉(広島市大) / 三好 健文(イーツリーズ・ジャパン) / 高宮 真(東大) / 岩崎 裕江(NTT) / 橋本 隆(パナソニック) / 伊藤 浩之(東工大) / 範 公可(電通大) / 坂本 尊(NTT) / 中村 雄一(豊橋技科大)
幹事補佐氏名(英) Ittetsu Taniguchi(Ritsumeikan Univ.) / / / Shinya Takameda(NAIST) / Takeshi Ohkawa(Utsunomiya Univ.) / Kazuya Tanikagawa(Hiroshima City Univ.) / Takefumi Miyoshi(e-trees.Japan) / Makoto Takamiya(Univ. of Tokyo) / Hiroe Iwasaki(NTT) / Takashi Hashimoto(Panasonic) / Hiroyuki Ito(Tokyo Inst. of Tech.) / Pham Konkuha(Univ. of Electro-Comm.) / Takashi Sakamoto(NTT) / Yuichi Nakamura(Toyohashi Univ. of Tech.)

講演論文情報詳細
申込み研究会 Technical Committee on VLSI Design Technologies / Technical Committee on Dependable Computing / Special Interest Group on System and LSI Design Methodology / Technical Committee on Computer Systems / Technical Committee on Reconfigurable Systems / Technical Committee on Integrated Circuits and Devices / Technical Committee on Component Parts and Materials
本文の言語 JPN
タイトル(和) Dependable Responsive Multithreaded Processor IIにおける低遅延リアルタイム実行
サブタイトル(和)
タイトル(英) A Low Latency Real-Time Execution on Dependable Responsive Multithreaded Processor II
サブタイトル(和)
キーワード(1)(和/英) 組込みリアルタイムシステム / Embedded Real-Time Systems
キーワード(2)(和/英) マルチプロセッサ / Multiprocessor
キーワード(3)(和/英) 同時マルチスレッディング / Simultaneous Multithreading
キーワード(4)(和/英) リアルタイム OS / Real-Time OS
第 1 著者 氏名(和/英) 羽鳥 雄介 / Yusuke Hatori
第 1 著者 所属(和/英) 慶應義塾大学(略称:慶大)
Keio University(略称:Keio Univ.)
第 2 著者 氏名(和/英) 大沢 幸平 / Kohei Osawa
第 2 著者 所属(和/英) 慶應義塾大学(略称:慶大)
Keio University(略称:Keio Univ.)
第 3 著者 氏名(和/英) 溝谷 圭悟 / Keigo Mizotani
第 3 著者 所属(和/英) 任天堂株式会社(略称:任天堂)
Nintendo Co., Ltd.(略称:Nintendo)
第 4 著者 氏名(和/英) 千代 浩之 / Hiroyuki Chishiro
第 4 著者 所属(和/英) 慶應義塾大学(略称:慶大)
Keio University(略称:Keio Univ.)
第 5 著者 氏名(和/英) 山崎 信行 / Nobuyuki Yamasaki
第 5 著者 所属(和/英) 慶應義塾大学(略称:慶大)
Keio University(略称:Keio Univ.)
発表年月日 2015-12-03
資料番号 CPSY2015-75
巻番号(vol) vol.115
号番号(no) CPSY-342
ページ範囲 pp.81-86(CPSY),
ページ数 6
発行日 2015-11-24 (CPSY)