講演名 2015-08-04
布線論理によるμITRONタスクスケジューラ実装の実現可能性の検討
荒木 光一(五大開発), 請園 智玲(福岡大),
PDFダウンロードページ PDFダウンロードページへ
抄録(和) オペレーティングシステムのタスクスケジューラが発生させるソフトウェアオーバヘッドは変動要因を持ち,各タスクの実行完了時刻の見積もりを狂わせ,組込みシステムのリアルタイム性能を損ねる一因となる.一方で,近年の半導体製造技術の発展により,トランジスタの集積度は増加傾向にある.この背景のもと,本稿は,$mu$ITRONのタスクスケジューラを例として,近年の半導体製造技術でどの程度の規模のタスクスケジューラが布線論理で実現可能かを考察する.
抄録(英) Software overheads which are caused by task scheduler inside operating systems have possibility of fluctuation. It impairs accuracy in approximation of completion time for individual task, and it might make real-time performance worse on embedded systems. On the other hand, until now, integration degree of transistor has continued to increase by build-out of recent fine processing technology. Consequently, this paper considers how scale of task scheduler can be achieved using wired-logic by the recent fine processing technology as an example for micro-ITRON task schedulers.
キーワード(和) タスクスケジューラ / 布線論理 / $mu$ITRON
キーワード(英) Task Scheduler / Wired-logic / Micro-ITRON
資料番号 CPSY2015-20
発行日 2015-07-28 (CPSY)

研究会情報
研究会 CPSY / DC / IPSJ-ARC
開催期間 2015/8/4(から3日開催)
開催地(和) ビーコンプラザ(別府)
開催地(英) B-Con Plaza (Beppu)
テーマ(和) 並列/分散/協調とディペンダブルコンピューティングおよび一般
テーマ(英) Parallel, Distributed and Cooperative Processing
委員長氏名(和) 中島 康彦(奈良先端大) / 金川 信康(日立)
委員長氏名(英) Yasuhiko Nakashima(NAIST) / Nobuyasu Kanekawa(Hitachi)
副委員長氏名(和) 中野 浩嗣(広島大) / 入江 英嗣(東大) / 井上 美智子(奈良先端大)
副委員長氏名(英) Koji Nakano(Hiroshima Univ.) / Hidetsugu Irie(Univ. of Tokyo) / Michiko Inoue(NAIST)
幹事氏名(和) 三吉 貴史(富士通研) / 鯉渕 道紘(NII) / 岩田 浩司(鉄道総研) / 吉村 正義(京都産大)
幹事氏名(英) Takashi Miyoshi(Fujitsu Labs.) / Michihiro Koibuchi(NII) / Koji Iwata(RTRI) / Masayoshi Yoshimura(Kyoto Sangyo Univ.)
幹事補佐氏名(和) 高前田 伸也(奈良先端大) / 大川 猛(宇都宮大)
幹事補佐氏名(英) Shinya Takameda(NAIST) / Takeshi Ohkawa(Utsunomiya Univ.)

講演論文情報詳細
申込み研究会 Technical Committee on Computer Systems / Technical Committee on Dependable Computing / Special Interest Group on System Architecture
本文の言語 JPN
タイトル(和) 布線論理によるμITRONタスクスケジューラ実装の実現可能性の検討
サブタイトル(和)
タイトル(英) A Feasibility Study on Implementing Micro-ITRON Task Scheduler by Wired-logic
サブタイトル(和)
キーワード(1)(和/英) タスクスケジューラ / Task Scheduler
キーワード(2)(和/英) 布線論理 / Wired-logic
キーワード(3)(和/英) $mu$ITRON / Micro-ITRON
第 1 著者 氏名(和/英) 荒木 光一 / Kouichi Araki
第 1 著者 所属(和/英) 五大開発株式会社(略称:五大開発)
Godai Kaihatsu Corporation(略称:Godai Kaihatsu)
第 2 著者 氏名(和/英) 請園 智玲 / Tomoaki Ukezono
第 2 著者 所属(和/英) 福岡大学(略称:福岡大)
Fukuoka University(略称:Fukuoka Univ.)
発表年月日 2015-08-04
資料番号 CPSY2015-20
巻番号(vol) vol.115
号番号(no) CPSY-174
ページ範囲 pp.53-58(CPSY),
ページ数 6
発行日 2015-07-28 (CPSY)