講演名 2023-03-17
[ポスター講演]Spurlineを用いたマイクロストリップ整合回路の小型化
浦上 大世(奈良先端大), 中村 一智(奈良先端大), 依岡 寛人(奈良先端大), 岡田 実(奈良先端大),
PDFダウンロードページ PDFダウンロードページへ
抄録(和) 整合回路は,設計周波数において主伝送線路と負荷間で生じる反射を最小限に抑えることができるが,線路を追加挿入する必要があるため,回路全体の寸法が大きくなる問題がある.本稿では,整合回路を小型化するために,新たにSpurline整合回路を提案した.設計では,Zknown回路の複素インピーダンスを考慮するために,SpurlineのLC集中定数回路モデルに基づき,物理長を決定した.その結果,提案するSpurline整合回路はZknown回路挿入時,2.4 GHzにおいて整合を実現することができた.また,従来の整合回路であるStub整合回路と比較したとき,約13%の小型化に成功し,制作難易度の緩和に関しても貢献することができた.なお,本稿は第20回WPT整合回路コンテストの2.4 GHz部門に参加するためのものである.
抄録(英) Although matching circuits can minimize reflections between the main transmission line and the load at the design frequency, the larger circuit dimensions for inserted additional line are required to realize the matching. In this paper, a novel spurline matching circuit is proposed to reduce the size of circuit. In order to considerate the complex impedance of the Zknown circuit, the physical length was determined based on LC lumped element circuit model of spurline. As a result, when the Zknown circuit is inserted, the proposed spurline matching circuit could achieve the matching at 2.4 GHz. In addition, our proposal is smaller than the conventional stub matching circuit of approximately 13%, and it can be contributed to the ease of manufacturing. This paper is wrote for the participation in the 2.4 GHz category of the 20th WPT Matching Circuit Contest.
キーワード(和) マイクロ波 / マイクロストリップ / 整合回路 / Spurline
キーワード(英) Microwave / Microstrip / Matching Circuits / Spurline
資料番号 WPT2022-54
発行日 2023-03-09 (WPT)

研究会情報
研究会 WPT
開催期間 2023/3/16(から2日開催)
開催地(和) 京都大学(宇治キャンパス)
開催地(英) Kyoto-Univ. (Uji campus)
テーマ(和) SSPS技術・無線電力伝送・一般
テーマ(英) SSPS Technology, General WPT
委員長氏名(和) 西川 健二郎(鹿児島大)
委員長氏名(英) Kenjiro Nishikaa(Kagoshima Univ.)
副委員長氏名(和) 平山 裕(名工大)
副委員長氏名(英) Hiroshi Hirayama(Nagoya Inst. of Tech.)
幹事氏名(和) 花澤 理宏(UL Japan) / 居村 岳広(東京理科大)
幹事氏名(英) Masahiro Hanazawa(UL Japan) / Takehiro Imurai(Tokyo Univ. of Science)
幹事補佐氏名(和) 鈴木 麻子(富士ウェーブ) / 田中 勇気(パナソニック)
幹事補佐氏名(英) Asako Suzuki(Fujiwaves) / Yuki Tanaka(Panasonic)

講演論文情報詳細
申込み研究会 Technical Committee on Wireless Power Transfer
本文の言語 JPN
タイトル(和) [ポスター講演]Spurlineを用いたマイクロストリップ整合回路の小型化
サブタイトル(和)
タイトル(英) [Poster Presentation] Miniaturization of Microstrip Matching Circuits Using Spurline
サブタイトル(和)
キーワード(1)(和/英) マイクロ波 / Microwave
キーワード(2)(和/英) マイクロストリップ / Microstrip
キーワード(3)(和/英) 整合回路 / Matching Circuits
キーワード(4)(和/英) Spurline / Spurline
第 1 著者 氏名(和/英) 浦上 大世 / Taisei Urakami
第 1 著者 所属(和/英) 奈良先端科学技術大学院大学(略称:奈良先端大)
Nara Institute of Science and Technology(略称:NAIST)
第 2 著者 氏名(和/英) 中村 一智 / Kazutomo Nakamura
第 2 著者 所属(和/英) 奈良先端科学技術大学院大学(略称:奈良先端大)
Nara Institute of Science and Technology(略称:NAIST)
第 3 著者 氏名(和/英) 依岡 寛人 / Hiroto Yorioka
第 3 著者 所属(和/英) 奈良先端科学技術大学院大学(略称:奈良先端大)
Nara Institute of Science and Technology(略称:NAIST)
第 4 著者 氏名(和/英) 岡田 実 / Minoru Okada
第 4 著者 所属(和/英) 奈良先端科学技術大学院大学(略称:奈良先端大)
Nara Institute of Science and Technology(略称:NAIST)
発表年月日 2023-03-17
資料番号 WPT2022-54
巻番号(vol) vol.122
号番号(no) WPT-443
ページ範囲 pp.103-108(WPT),
ページ数 6
発行日 2023-03-09 (WPT)