講演名 | 2022-10-25 暗号ICチップの電源電流シミュレーションとサイドチャネル漏洩評価 長谷川 陸宇(神戸大), 弘原海 拓也(神戸大), 門田 和樹(神戸大), 三木 拓司(神戸大), 永田 真(神戸大), |
---|---|
PDFダウンロードページ | PDFダウンロードページへ |
抄録(和) | 暗号モジュールには動作に起因するサイドチャネル情報より内部の秘匿情報を解読するサイドチャネル攻撃の脅威が存在する。本稿ではパワーライブラリを用いた電源電流シミュレーションによるサイドチャネル情報の漏洩評価を行い、実際に動作している暗号モジュールに対する実測によるサイドチャネル情報の漏洩評価と比較する。シミュレーションによる評価が可能になれば暗号モジュールの設計段階からサイドチャネル情報の漏洩評価が可能となり、対策を施した設計コストの低減が期待される。本研究では、Advanced Encryption Standard (AES) 暗号モジュールをBGA実装したデバイスを対象として電源電流シミュレーション、並びに実際の消費電力の測定と相関電力解析(CPA)によるサイドチャネル漏洩評価を行い結果の比較をした。 |
抄録(英) | Cryptographic modules are threatened by side-channel attacks that use side-channel information to decrypt internal confidential information. In this paper, we evaluate the leakage o side-channel information by power current simulation using power libraries and compare it with the leakage of side-channel information measured on a cryptographic module in operation. If simulation-based evaluation becomes possible, side-channel information leakage can be evaluated from the design step of cryptographic modules, which is expected to reduce the cost of design with countermeasures. In this study, a cryptographic module with advanced encryption standard (AES) is used as the evaluation target. |
キーワード(和) | 暗号化モジュール / 電源電流シミュレーション / サイドチャネル漏洩 / AES / 相関電力解析 |
キーワード(英) | Crypt Modules / Power current simulation / Side-channel leakage / AES / Correlation power analysis |
資料番号 | HWS2022-32,ICD2022-24 |
発行日 | 2022-10-18 (HWS, ICD) |
研究会情報 | |
研究会 | HWS / ICD |
---|---|
開催期間 | 2022/10/25(から1日開催) |
開催地(和) | 立命館びわこくさつキャンパス |
開催地(英) | |
テーマ(和) | ハードウェアセキュリティ,一般 |
テーマ(英) | Hardware Security, etc. |
委員長氏名(和) | 永田 真(神戸大) / 高橋 真史(キオクシア) |
委員長氏名(英) | Makoto Nagata(Kobe Univ.) / Masafumi Takahashi(Kioxia) |
副委員長氏名(和) | 林 優一(奈良先端大) / 鈴木 大輔(三菱電機) / 池田 誠(東大) |
副委員長氏名(英) | Yuichi Hayashi(NAIST) / Daisuke Suzuki(Mitsubishi Electric) / Makoto Ikeda(Univ. of Tokyo) |
幹事氏名(和) | 山本 弘毅(ソニーセミコンダクタソリューションズ) / 藤本 大介(奈良先端大) / 新居 浩二(TSMCデザインテクノロジージャパン) / 宮地 幸祐(信州大) |
幹事氏名(英) | Hirotake Yamamotoi(Sony Semiconductor Solutions) / Daisuke Fujimotoi(NAIST) / Koji Nii(TSMC) / Kosuke Miyaji(Shinshu Univ.) |
幹事補佐氏名(和) | / 吉原 義昭(キオクシア) / 塩見 準(阪大) / 久保木 猛(ソニーセミコンダクタソリューションズ) |
幹事補佐氏名(英) | / Yoshiaki Yoshihara(KIOXIA) / Jun Shiomi(Osaka Univ.) / Takeshi Kuboki(Sony Semiconductor Solutions) |
講演論文情報詳細 | |
申込み研究会 | Technical Committee on Hardware Security / Technical Committee on Integrated Circuits and Devices |
---|---|
本文の言語 | JPN |
タイトル(和) | 暗号ICチップの電源電流シミュレーションとサイドチャネル漏洩評価 |
サブタイトル(和) | |
タイトル(英) | Power current simulation and side channel leakage evaluation of cryptographic IC chips |
サブタイトル(和) | |
キーワード(1)(和/英) | 暗号化モジュール / Crypt Modules |
キーワード(2)(和/英) | 電源電流シミュレーション / Power current simulation |
キーワード(3)(和/英) | サイドチャネル漏洩 / Side-channel leakage |
キーワード(4)(和/英) | AES / AES |
キーワード(5)(和/英) | 相関電力解析 / Correlation power analysis |
第 1 著者 氏名(和/英) | 長谷川 陸宇 / Rikuu Hasegawa |
第 1 著者 所属(和/英) | 神戸大学(略称:神戸大) Kobe University(略称:Kobe Univ.) |
第 2 著者 氏名(和/英) | 弘原海 拓也 / Takuya Wadatsumi |
第 2 著者 所属(和/英) | 神戸大学(略称:神戸大) Kobe University(略称:Kobe Univ.) |
第 3 著者 氏名(和/英) | 門田 和樹 / Kazuki Monta |
第 3 著者 所属(和/英) | 神戸大学(略称:神戸大) Kobe University(略称:Kobe Univ.) |
第 4 著者 氏名(和/英) | 三木 拓司 / Takuji Miki |
第 4 著者 所属(和/英) | 神戸大学(略称:神戸大) Kobe University(略称:Kobe Univ.) |
第 5 著者 氏名(和/英) | 永田 真 / Makoto Nagata |
第 5 著者 所属(和/英) | 神戸大学(略称:神戸大) Kobe University(略称:Kobe Univ.) |
発表年月日 | 2022-10-25 |
資料番号 | HWS2022-32,ICD2022-24 |
巻番号(vol) | vol.122 |
号番号(no) | HWS-227,ICD-228 |
ページ範囲 | pp.12-16(HWS), pp.12-16(ICD), |
ページ数 | 5 |
発行日 | 2022-10-18 (HWS, ICD) |